4524|0

1782

帖子

0

TA的资源

至上芯片

楼主
 

日本立体大规模集成电路有望突破电路集成极限 [复制链接]


    日本东北大学研究人员开发出由10个半导体芯片层叠而成的立体大规模集成电路,打破了此前3个芯片层叠的纪录,专家认为该技术有望使大规模集成电路突破电路集成的极限。
    
    以往的大规模集成电路(LSI)都是在一个芯片平面上布置电路,随着集成度不断提高,芯片耗电量升高,发热问题也逐渐显现,电路集成已接近极限。近年来,世界各国都致力于开发立体LSI。
    
    据28日的《朝日新闻》报道,日本东北大学教授小柳光正的研究小组改进了半导体芯片层叠的各项技术,包括在芯片上布线的技术、如何调整位置使多个芯片能正确叠加的技术、芯片黏合剂注入法等,最终试制成了10层构造、厚约0.3毫米的立体LSI,并证实它能发挥存储器的作用。
    
    立体LSI具有不少优点,它上面的线路比平面LSI短,能降低电耗,同时它能使尺寸和功能不同的芯片实现一体化。

(新华网)

此帖出自模拟电子论坛
点赞 关注

回复
举报
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表