2907|2

12

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

状态机触发事件采样,会出现亚稳态吗 [复制链接]

状态机中,触发事件XRD下降沿触发时,按照clk触发时,信号需要建立时间和保持时间,条件语句if(!XRD)能正确采到XRD=0吗

always  @(posedge clk or negedge rst_n)
begin
    if(!rst_n) cstate<=idle;
    else cstate<=nstate;
end

always@(cstate or XRD or ........)
begin
  case(nstate)
    idle:
    if(!XRD) nstate<=d1;
    else nstate<=idle;
    d1:.........

end
此帖出自FPGA/CPLD论坛

最新回复

楼主,你这问题让人如何回答啊,问问题最好描述清楚一点,虽然有些信息你觉得没啥用。 XRD如果是同一个时钟域的信号,当然可以用clk作为敏感列表的一个,并且尽量这么做。如果是外来的跨时钟域的信号,最好用寄存器打两拍(前提是XRD此时无论被判为0或1,逻辑都不出错)。  详情 回复 发表于 2013-8-17 16:36
点赞 关注
 

回复
举报

36

帖子

1

TA的资源

一粒金砂(高级)

沙发
 
楼主,你这问题让人如何回答啊,问问题最好描述清楚一点,虽然有些信息你觉得没啥用。
XRD如果是同一个时钟域的信号,当然可以用clk作为敏感列表的一个,并且尽量这么做。如果是外来的跨时钟域的信号,最好用寄存器打两拍(前提是XRD此时无论被判为0或1,逻辑都不出错)。
此帖出自FPGA/CPLD论坛

点评

XRD是跨时钟域,输入信号。寄存器打两拍是为了在时序逻辑中使用,即在always@(posedge clk or negedge rst_n)中使用,但我没有在时序逻辑中使用,在always@(cstate or XRD or ........) 使用,直接用的输入信号触发  详情 回复 发表于 2013-8-18 17:00
 
 

回复

12

帖子

0

TA的资源

一粒金砂(中级)

板凳
 

回复 沙发luyaker 的帖子

XRD是跨时钟域,输入信号。寄存器打两拍是为了在时序逻辑中使用,即在always@(posedge clk or negedge rst_n)中使用,但我没有在时序逻辑中使用,在always@(cstate or XRD or ........)
使用,直接用的输入信号触发
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表