7669|9

13

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

4FSK基带信号接收端位同步与最优抽判 [复制链接]

实现一个TDMA无线传输功能。但是在接收机经过ADC采样,基带成形滤波,之后的位同步卡住了不知道怎么实现位同步和最优抽样判决时刻。

下图是基带成形 发端和收端仿真。谁了解基带位同步的帮帮忙。

此帖出自FPGA/CPLD论坛

最新回复

利用采样点数确定码元时间,但是每个码元包含的采样点个数不相同,所以码元同步与最优抽判时刻一直不知道该怎么确定。感觉楼主的仿真效果很好,请楼主提供点参考资料,邮箱630053570@163.com,先谢谢了  详情 回复 发表于 2012-7-25 13:14
点赞 关注
 

回复
举报

13

帖子

0

TA的资源

一粒金砂(中级)

沙发
 
自己顶 等好心人帮忙
此帖出自FPGA/CPLD论坛
 
 

回复

6892

帖子

0

TA的资源

五彩晶圆(高级)

板凳
 

数字滤波功能能否分享给大家,我们对你数字滤波实现比较感兴趣,能否共享?

此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 
 

回复

13

帖子

0

TA的资源

一粒金砂(中级)

4
 
基带成型滤波器就是用的SRRC滤波器
1.matlab 仿真定系数
2.Q值法定点转换
3.最优CSD码转换
4.加流水寄存器和加法化简
我用verilog 实现的没有用乘法器,我仿真的眼图效果还不错。

楼上对位同步和抽判有研究吗?我参考了一些资料基本都是靠频域抽取位同步脉冲的,硬件实现复杂程度太大。锁相环技术了解不是很多,不知道锁相环技术如何应用到位同步上。谁知道想能指点指点。
此帖出自FPGA/CPLD论坛
 
 
 

回复

13

帖子

0

TA的资源

一粒金砂(中级)

5
 
继续顶~等好人帮忙。有方法的指点一二哦
此帖出自FPGA/CPLD论坛
 
 
 

回复

6892

帖子

0

TA的资源

五彩晶圆(高级)

6
 

一种基于FPGA的锁相环位同步提取电路设计

 概述

  同步是通信系统中一个重要的问题。在数字通信中,除了获取相干载波的载波同步外,位同步的提取是更为重要的一个环节。因为只有确定了每一个码元的起始时刻,才能对数字信息作出正确的判决。利用全数字锁相环可直接从接收到的单极性不归零码中提取位同步信号。

  一般的位同步电路大多采用标准逻辑器件按传统数字系统设计方法构成,具有功耗大,可靠性低的缺点。用FPGA设计电路具有很高的灵活性和可靠性,可以提高集成度和设计速度,增强系统的整体性能。本文给出了一种基于fpga的数字锁相环位同步提取电路。

  数字锁相环位同步提取电路的原理

  数字锁相环位同步提取电路框图如图1所示。

 


图1 数字锁相环位同步提取电路框图

  本地时钟产生两路相位相差p的脉冲,其频率为fo=mrb,rb为输入单极性不归零码的速率。输入信码的正、负跳变经过过零检测电路后变成了窄脉冲序列,它含有信码中的位同步信息,该位同步窄脉冲序列与分频器输出脉冲进行鉴相,分频比为m。若分频后的脉冲相位超前于窄脉冲序列,则在“1”端有输出,并通过控制器将加到分频器的脉冲序列扣除一个脉冲,使分频后的脉冲相位退后;若分频后

的脉冲相位滞后窄脉冲序列,则在“2”端有输出,并通过控制器将加到分频器的脉冲序列附加一个脉冲,使分频后的脉冲相位提前。直到鉴相器的“1”、“2”端无输出,环路锁定。

 基于fpga的锁相环位同步提取电路

  该电路如图2所示,它由双相高频时钟源、过零检测电路、鉴相器、控制器和分频器组成。

 


图2 基于fpga的锁相环位同步提取电路

        双相高频时钟源

  该电路由d触发器组成的二分频器和两个与门组成,它将fpga的高频时钟信号clk_xm变换成两路相位相反的时钟信号,由e、f输出,然后送给控制电路的常开门g3和常闭门g4。其中f路信号还作为控制器中的d1和d2触发器的时钟信号。实际系统中,fpga的高频时钟频率为32.768mhz,e、f两路信号频率为32.768/2=16.384mhz。

  过零检测电路

  该电路见图2中gljc部分,它由d触发器和异或门组成。过零检测的输出脉冲codeout的宽度应略大于f路信号一个周期,但为了减少锁相环的稳态误差,该输出脉冲不宜过宽。实际系统中,过零检测电路的时钟信号clkin由fpga的高频时钟四分频得来,这样输出的脉冲宽度约是f路信号的两个周期。

  鉴相器

  该电路由两个与门组成,分别是超前门g1和滞后门g2。过零检测电路的输出信号b与位定时信号clkout一起进入鉴相器,若clkout超前b,则滞后门g2被封锁,输出为0,超前门g1的输出端有窄脉冲输出;若clkout滞后b,则超前门g1被封锁,输出为0,滞后门g2的输出端有窄脉冲输出。

  分频器

  该电路对应于图2中div64部分。输入的信号频率是256khz,e、f两路信号的频率均为16.384mhz,故该电路完成16384/256=64的分频功能。当控制电路无超前或滞后控制脉冲输出时,d1的q端为0,d2的q端也为0,常开门g3处于打开状态,常闭门g4处于关闭状态,e路信号通过常开门g3、异或门g5到达64分频器的输入端,经分频后产生稳定的位定时信号。

  控制器

  分频器输出的位定时信号clkout与过零检测脉冲b进行相位比较。当位定时信号clkout超前于b时,超前门g1有正脉冲输出。在触发脉冲f的上升沿,d1触发器的q端由低变高,经过非门后,使常开门g3关闭一个时钟周期,将e路脉冲扣除一个,使clkout相位向滞后方向变化一个时钟周期。

  当位定时信号clkout滞后于b时,滞后门g2有正脉冲输出。在触发脉冲f的上升沿,d2触发器的q端由低变高,使常闭门g4打开一个时钟周期,在分频器输入端添加一个脉冲。

 


图3 输入的信码与提取的位同步信号

  实际结果

  以上是全数字锁相环的电路工作原理,全部电路在altera的ep1k30tc144-1芯片上实现。该芯片的工作频率选为32.768mhz,也作为位同步提取电路的本地高频时钟,另外,该时钟信号四分频后还作为过零检测电路的时钟。输入的单极性不归零码的码元速率为256kb/s。从输入信码中提取的位同步信号如图3所示,从波形上看,该全数字锁相环位同步提取电路能很好地从输入的信码中提取位同步信号。

此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 
 

回复

13

帖子

0

TA的资源

一粒金砂(中级)

7
 

码元同步与最优抽判时刻算法采用插值滤波器和gardner 检错算法实现。matlab 仿真通过见下图,准备编写verilog代码。红色*点为最优判决时刻。K EYE 是20db SNR AWGN信道输出眼图。基带信号是4FSK

此帖出自FPGA/CPLD论坛

点评

利用采样点数确定码元时间,但是每个码元包含的采样点个数不相同,所以码元同步与最优抽判时刻一直不知道该怎么确定。感觉楼主的仿真效果很好,请楼主提供点参考资料,邮箱630053570@163.com,先谢谢了  详情 回复 发表于 2012-7-25 13:14
 
 
 

回复

21

帖子

0

TA的资源

一粒金砂(中级)

8
 

回复 楼主 laokai 的帖子

楼主你好,我想请教下4fsk,这个4fsk用fpga是不是只产生出IQ信号,最终的频率调制那部分是由外部的射频部分完成呢
此帖出自FPGA/CPLD论坛
 
 
 

回复

21

帖子

0

TA的资源

一粒金砂(中级)

9
 
原帖由 laokai 于 2011-10-21 18:21 发表 实现一个TDMA无线传输功能。但是在接收机经过ADC采样,基带成形滤波,之后的位同步卡住了不知道怎么实现位同步和最优抽样判决时刻。 下图是基带成形 发端和收端仿真。谁了解基带位同步的帮帮忙。74598


楼主你好,我想请教下4fsk,这个4fsk用fpga是不是只产生出IQ信号,最终的频率调制那部分是由外部的射频部分完成呢
此帖出自FPGA/CPLD论坛
 
 
 

回复

1

帖子

0

TA的资源

一粒金砂(中级)

10
 

回复 7楼 laokai 的帖子

利用采样点数确定码元时间,但是每个码元包含的采样点个数不相同,所以码元同步与最优抽判时刻一直不知道该怎么确定。感觉楼主的仿真效果很好,请楼主提供点参考资料,邮箱630053570@163.com,先谢谢了
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表