3895|0

22

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

基于RFSOC的8路5G ADC和8路10G的DAC PCIe卡 [复制链接]

430-基于RFSOC的8路5G ADC和8路10G的DAC PCIe卡

 

 

 

 

板卡使用Xilinx最新的第三代RFSOC系列,单颗芯片包含8路ADC和DAC,64-bit Cortex A53系列4核CPU,Cortex-R5F实时处理核,以及大容量FPGA。

对主机接口采用PCIe Gen3x16,配合PCIe DMA传输,支持高速数据采集和传输。

 

 

 

 

 

特性:

  1. 基于Zynq RFSoC系列FPGA,支持8路最高5G ADC和8路最高10G的DAC
  2. PL 2组64bit 2400M DDR4,支持PL部分高速存储和处理。 单组4GB字节容量,PL部分8GB字节容量。
  3. 标准PCIe全高半长板型(167 x 111 mm ),适配常见主机、服务器
  4. PCIe Gen3 x16,高速数据通讯,附带DMA传输例程
  5. 可快速修改版型,支持客户定制开发
  6. PS部分1组64bit位宽DDR4,单组4GB字节
  7. 可配置的Dual QSPI 加载
  8. 支持MicroSD卡加载
  9. 1000Base-T以太网(RJ45)端口(CPU端)
  10. USB接口支持
  11. 支持外部时钟输入

 

PL部分,主要分为:

  1. PCIe DMA部分,PCIe分为寄存器通道和数据DMA通道,寄存器用于板卡控制和状态监控,数据DMA用于读取ADC采集的数据。
  2. DDR4控制管理,包括ADC的数据写入DDR4,以及上位机从DDR4中读取数据。
  3. RF硬件控制,用于控制板卡上PLL,ADC和DAC控制。
  4. 数据处理模块,即用户的数据处理部分。可根据客户的要求定制开发。

 

板卡时钟灵活,支持多种应用配置,模拟部分的时钟,采用LMK04828,双PLL锁相环。

如果采用板内时钟,用TCXO和VCXO双锁相环,提供稳定可靠的模拟时钟。同时也输出一路给FPGA进行数字处理。

该方案也支持使用外部独立输入时钟,通过LMK04828扇出后输出给ADC和DAC。

 

数字部分,使用高集成度的SI5341B,单路芯片输出PS和PL所需的各路时钟。

 

部分测试结果:

ADC 600Mhz(外部带通滤波)采集频谱

ADC 980Mhz(低通滤波)采集频谱

 

 

DAC输出1G Hz,非谐波最高峰值-73.56dB

DAC输出2.2G,3.463G谐波-65.46dB

 

 

 

 

点赞 关注
 

回复
举报
您需要登录后才可以回帖 登录 | 注册

查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表