|
中频处理器
为了在软件无线电架构中有效地兼顾上述标准间的差异,中频(IF)处理器的数字上行转换器(up-converter)和下行转换器(down-converter)都必须提供可程序的信道选择、滤波器配置和取样比调节。Intersil、Graychip和Analog Devices公司的新型多标准数字收发器ASIC均可提供许多可程序特性。
例如,Graychip的GC4016数字下行转换器可重配置为最大可用基频频宽为每信道2.25MHz的4信道窄频下行转换器,也可重配置为最大可用基频频宽为9MHz的单通道宽带下行转换器。此外,GC4016还在每个信道中支持用户可程序的基频滤波器和重取样器,这使得它成为指定系统里非常合适的中频处理器。
表三 ASIC、FPGA、DSP的比较
注:COTS全文是Commercial Off-the-Shelf的意思。在此表示有在市场上销售的ASIC,有别于客制的ASIC。
4G架构下的变化
但如果要求这些组件在将来支持升级到尚未定义的4G无线架构,ASIC在数字无线电设计中的适用性也将随之产生变化。例如:在无线领域中,关于是否应在4G系统架构中采用正交频分多任务存取(OFDM)技术还存在诸多分歧,很多设计人员认为OFDM在多径环境下具有较强的体质,并与多种宽带标准兼容,如区域多点分布式服务(LMDS)和多通道多点分布式服务(MMDS)。然而,由于4G标准尚未定义,而且在中频架构中,使用任何ASIC信号处理组件,都将在未来的升级时产生无法预料的风险,因此中频处理必须使用FPGA或DSP组件。
一般而言,数字信号处理工作是从数字中频开始,在此架构中的处理算法也变得越来越复杂,这就限制了单颗ASIC组件满足所有可程序要求的能力。在3G/GSM无线应用中,W-CDMA(3G)采用了由快速编码(turbo coding)和回旋编码(convolutional coding)组合而成的纠错(error correction)机制,藉此满足所需的误码率(BER)性能要求。另一方面,GSM(2G)采用回旋编码和「火焰(fire)编码」的组合作为其纠错机制,因此定位于特殊纠错算法的商用ASIC组件将不再适用于GSM平台,而使用FPGA或DSP来实现则是一种更好的选择。
|
|