4289|0

8

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

选择ASIC、FPGA和DSP的重要准则3 [复制链接]

中频处理器 为了在软件无线电架构中有效地兼顾上述标准间的差异,中频(IF)处理器的数字上行转换器(up-converter)和下行转换器(down-converter)都必须提供可程序的信道选择、滤波器配置和取样比调节。IntersilGraychipAnalog Devices公司的新型多标准数字收发器ASIC均可提供许多可程序特性。 例如,GraychipGC4016数字下行转换器可重配置为最大可用基频频宽为每信道2.25MHz4信道窄频下行转换器,也可重配置为最大可用基频频宽为9MHz的单通道宽带下行转换器。此外,GC4016还在每个信道中支持用户可程序的基频滤波器和重取样器,这使得它成为指定系统里非常合适的中频处理器。 表三 ASICFPGADSP的比较 注:COTS全文是Commercial Off-the-Shelf的意思。在此表示有在市场上销售的ASIC,有别于客制的ASIC   4G架构下的变化 但如果要求这些组件在将来支持升级到尚未定义的4G无线架构,ASIC在数字无线电设计中的适用性也将随之产生变化。例如:在无线领域中,关于是否应在4G系统架构中采用正交频分多任务存取(OFDM)技术还存在诸多分歧,很多设计人员认为OFDM在多径环境下具有较强的体质,并与多种宽带标准兼容,如区域多点分布式服务(LMDS)和多通道多点分布式服务(MMDS)。然而,由于4G标准尚未定义,而且在中频架构中,使用任何ASIC信号处理组件,都将在未来的升级时产生无法预料的风险,因此中频处理必须使用FPGADSP组件。 一般而言,数字信号处理工作是从数字中频开始,在此架构中的处理算法也变得越来越复杂,这就限制了单颗ASIC组件满足所有可程序要求的能力。在3GGSM无线应用中,W-CDMA3G)采用了由快速编码(turbo coding)和回旋编码(convolutional coding)组合而成的纠错(error correction)机制,藉此满足所需的误码率(BER)性能要求。另一方面,GSM2G)采用回旋编码和「火焰(fire)编码」的组合作为其纠错机制,因此定位于特殊纠错算法的商用ASIC组件将不再适用于GSM平台,而使用FPGADSP来实现则是一种更好的选择。
此帖出自FPGA/CPLD论坛
点赞 关注
 

回复
举报
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条
有奖直播报名| TI 面向楼宇和工厂自动化行业的毫米波雷达解决方案
【内容简介】TI 60GHz IWRL6432和 IWRL1432毫米波雷达传感器如何帮助解决楼宇和工厂自动化应用中的感应难题
【直播时间】5月28日(周三)上午10:00
【直播礼品】小米双肩包、contigo水杯、胶囊伞、安克充电器

查看 »

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表