2547|2

12

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

如何让DDR3的时钟和板子同步? [复制链接]

本帖最后由 放学后不许跑 于 2017-8-5 11:12 编辑

我现在有一个板子,板载的时钟是66MHz,但是其他硬件都是工作在24MHz,而在设置DDR3的控制器MIG的IP核时,我当时将时钟频率设置的320MHz,PHY to Controller Clock Ratio设置4:1,输入时钟设置的80MHz。我通过加了一个clk的IP核,输入给晶振的输出66MHz,三个输出,一个是24MHz直接给到板子,第二个是80MHz,作为DDR3的PLL的clkin,通过PHY to Controller Clock Ratio设置4:1,得到320MHz的时钟频率,
此帖出自FPGA/CPLD论坛
点赞 关注
 

回复
举报

12

帖子

0

TA的资源

一粒金砂(中级)

沙发
 
然后第三个输出是200MHz的DDR3的参考时钟。     我现在的问题是,两个都工作在不同的频率,怎么去解决这个时钟频率不同步的问题。    (PS: 我用到了MIG的IP核,但是我通过上网查得知,有人说里面的一个输出ui_clk更改后好像可以改变输出给DDR3的输入时钟,然后改成24MHz的整倍数,就可以解决时钟同步的问题,如果大于24MHz可以最后接一个分频器,保证到达DDR3的时钟和板子的时钟保持一致)  对于这个问题,我是个菜鸟,理解不了,希望大神们可以指点一二、
此帖出自FPGA/CPLD论坛
 
 

回复

12

帖子

0

TA的资源

一粒金砂(中级)

板凳
 
自己顶
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表