3846|6

11

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

多路音频信号的并转串 [复制链接]

     多路mic采集的数据经过I2S后按位输出,想利用FPGA将这些多路按位输出的数据在存储芯片sram中进行数据的并转串输出,(多路mic采集的数据有先后)求大神指导,谢谢!
此帖出自FPGA/CPLD论坛

最新回复

有一种这方面的专用器件叫“串行器”和“解串器”,去看看吧,用FPGA可以模拟。另一种思路就是利用基于协议协议的同步或异步串行通讯,可以用标准协议也可以用自定协议。  详情 回复 发表于 2016-8-4 22:36
点赞 关注
 

回复
举报

1950

帖子

4

TA的资源

版主

沙发
 
楼主,你好

问几个问题哈。
你的输入I2S,里面到底是几路音频?
你的输出是“并转串输出”,具体是设么输出?
一定要用SRAM吗,数据不多的话,内部RAM即可啊
此帖出自FPGA/CPLD论坛
个人签名MicroPython中文社区https://micropython.org.cn/forum/  
 
 

回复

11

帖子

0

TA的资源

一粒金砂(中级)

板凳
 
5525 发表于 2016-8-2 21:28
楼主,你好

问几个问题哈。
你的输入I2S,里面到底是几路音频?
你的输出是“并转串输出”,具体是设 ...

您好,谢谢您的回复。
大概是这个思路:前端设置6路mic采集数据,每两路mic数据经过AD(例如mic1,2经过AD1,mic3,4经过AD2。。。)后输入到FPGA(按同时到达)后通过I2S协议后对这六路数据在sram或者ram中排序,最后再经过I2S协议,一个时钟送出6个数。这是我整理出来的思路,请指点。采用的lattice的芯片,资源比较少,主要是利用FPGA的并行处理对数据排序。
此帖出自FPGA/CPLD论坛
 
 
 

回复

1950

帖子

4

TA的资源

版主

4
 
楼主,你好
你方便把你的思路画个图,拍照上来,我们看了,在画个给你。
这样效率高些,节约您的时间。
此帖出自FPGA/CPLD论坛

点评

我有点思路啦,先试着写下,非常感谢您的回复!  详情 回复 发表于 2016-8-4 15:53
个人签名MicroPython中文社区https://micropython.org.cn/forum/  
 
 
 

回复

11

帖子

0

TA的资源

一粒金砂(中级)

5
 
5525 发表于 2016-8-3 11:10
楼主,你好
你方便把你的思路画个图,拍照上来,我们看了,在画个给你。
这样效率高些,节约您的时间。

我有点思路啦,先试着写下,非常感谢您的回复!
此帖出自FPGA/CPLD论坛
 
 
 

回复

1950

帖子

4

TA的资源

版主

6
 
好的,楼主加油。

整的时候,要稍微留心下声音系统的时钟,
采集的时候,多路采集,最好用同一时钟源,输出的时候还用这个时钟源,比较安全
此帖出自FPGA/CPLD论坛
个人签名MicroPython中文社区https://micropython.org.cn/forum/  
 
 
 

回复

1万

帖子

141

TA的资源

版主

7
 
有一种这方面的专用器件叫“串行器”和“解串器”,去看看吧,用FPGA可以模拟。另一种思路就是利用基于协议协议的同步或异步串行通讯,可以用标准协议也可以用自定协议。
此帖出自FPGA/CPLD论坛
个人签名上传了一些书籍资料,也许有你想要的:https://download.eeworld.com.cn/user/chunyang
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/6 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表