当处理器执行一条内存访问指令或者分支指令或者取下一条指令时需要计算有效地址。如果有效地址和操作数长度之和超过最大的有效地址逻辑空间,内存操作数将从最大有效地址环回到有效地址 0。
1. 寄存器间接寻址
装载和存储指令使用这种寻址方式。16位有符号立即数加上一个包含在指令中的通用寄存器的值获得有效地址。如下图所示:
2. PC相对寻址
分支指令使用这种寻址方式。将有符号26位立即数加到一个程序计数寄存器中得到有效地址。如果在CPU配置寄存器(CFGR)中ND位被置位,那么在执行PC目的地指令前,在延迟槽的指令将被执行。如下如所示: