4115|14

22

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

关于cpld芯片EPM3128从I/O口输入时钟的问题? [复制链接]

之前买了一块带EPM3128ATC144型号cpld的板子,但是脉冲输入管脚没有脉冲输入而且没有预留外接管脚,问下能不能从预留的I/O口输入时钟脉冲进行时序控制?大神求指教
此帖出自FPGA/CPLD论坛

最新回复

试下不就知道了  详情 回复 发表于 2015-1-20 09:12
点赞 关注
 

回复
举报

5979

帖子

8

TA的资源

版主

沙发
 
可以的
此帖出自FPGA/CPLD论坛

点评

麻烦问下具体怎么实现的,您有试过么?预留的I/O口不是只能读数字信号么?  详情 回复 发表于 2015-1-13 13:36
个人签名生活就是油盐酱醋再加一点糖,快活就是一天到晚乐呵呵的忙
===================================
做一个简单的人,踏实而务实,不沉溺幻想,不庸人自扰
 
 

回复

22

帖子

0

TA的资源

一粒金砂(中级)

板凳
 
麻烦问下具体怎么实现的,您有试过么?预留的I/O口不是只能读数字信号么?



此帖出自FPGA/CPLD论坛
 
 
 

回复

5979

帖子

8

TA的资源

版主

4
 
时钟不也是数字信号吗?
此帖出自FPGA/CPLD论坛

点评

我的意思是能不能输入正弦脉冲信号,或者说能不能外接晶振?  详情 回复 发表于 2015-1-13 20:05
个人签名生活就是油盐酱醋再加一点糖,快活就是一天到晚乐呵呵的忙
===================================
做一个简单的人,踏实而务实,不沉溺幻想,不庸人自扰
 
 
 

回复

22

帖子

0

TA的资源

一粒金砂(中级)

5
 
chenzhufly 发表于 2015-1-13 17:38
时钟不也是数字信号吗?
我的意思是能不能输入正弦脉冲信号,或者说能不能外接晶振?
此帖出自FPGA/CPLD论坛

点评

有次伊索在街上遇一行人向他问路。 行人:“到城里去得花多长时间?” 伊索:“你走啊!” 行人:“我当然得走。我是说到城里需要多长时间?” 伊索:“你走啊!” 行人气极,愤然离开。 片刻,伊索向他喊道:  详情 回复 发表于 2015-1-14 09:50
 
 
 

回复

5979

帖子

8

TA的资源

版主

6
 
1、不知道你用在什么地方,频率多高,
2、板子上是否原先有晶振,频率多高

要求不高的话,都是可以的,直接接
此帖出自FPGA/CPLD论坛

点评

板子上带50M晶振,主要用于异步fifo(cpld是实现)的read clk 以及产生后续A/D的控制信号。直接接要对I/O口进行另外配置么?  详情 回复 发表于 2015-1-14 10:31
个人签名生活就是油盐酱醋再加一点糖,快活就是一天到晚乐呵呵的忙
===================================
做一个简单的人,踏实而务实,不沉溺幻想,不庸人自扰
 
 
 

回复

3138

帖子

0

TA的资源

裸片初长成(初级)

7
 
JasonnLee 发表于 2015-1-13 20:05
我的意思是能不能输入正弦脉冲信号,或者说能不能外接晶振?
有次伊索在街上遇一行人向他问路。
行人:“到城里去得花多长时间?”
伊索:“你走啊!”
行人:“我当然得走。我是说到城里需要多长时间?”
伊索:“你走啊!”
行人气极,愤然离开。
片刻,伊索向他喊道:“你需要两小时!”
行人奇怪地问:“你刚才怎么不告诉我呢?”
伊索:“不知你走得快慢,怎知需要多长时间呢?”




----------------------------


你不说明晶振输出的信号性质,怎么判断能不能接呢?


此帖出自FPGA/CPLD论坛

点评

[attachimg]185771[/attachimg] 晶振输出,能直接接么  详情 回复 发表于 2015-1-14 10:24
 
 
 

回复

22

帖子

0

TA的资源

一粒金砂(中级)

8
 
仙猫 发表于 2015-1-14 09:50
有次伊索在街上遇一行人向他问路。
行人:“到城里去得花多长时间?”
伊索:“你走啊!”
行人:“我当然得走。我是说到城里需要多长时间?”
伊索:“你走啊!”
行人气极,愤然离开。
片刻,伊索向他喊道:“你需要两小时!”
行人奇怪地问:“你刚才怎么不告诉我呢?”
伊索:“不知你走得快慢,怎知需要多长时间呢?”



----------------------------


你不说明晶振输出的信号性质,怎么判断能不能接呢?


晶振输出,能直接接么
此帖出自FPGA/CPLD论坛
 
 
 

回复

22

帖子

0

TA的资源

一粒金砂(中级)

9
 
chenzhufly 发表于 2015-1-13 23:14
1、不知道你用在什么地方,频率多高,
2、板子上是否原先有晶振,频率多高

要求不高的话,都是可以的,直接接

板子上带50M晶振,主要用于异步fifo(cpld是实现)的read clk 以及产生后续A/D的控制信号。直接接要对I/O口进行另外配置么?



此帖出自FPGA/CPLD论坛
 
 
 

回复

5979

帖子

8

TA的资源

版主

10
 
不是有50M的晶振了吗  为什么还要接?

是你不知道如何进行系统设计吧,你外接的频率多高?
此帖出自FPGA/CPLD论坛

点评

板子上的晶振是给DSP的,没有给cpld。外接频率50M。 是的,不清楚FIFO的读/写时钟信号和读/写使能信号由谁提供,读时钟和读使能信号是由DSP给的吧,那写时钟和写使能呢,是由后边接的A/D给  详情 回复 发表于 2015-1-20 09:18
个人签名生活就是油盐酱醋再加一点糖,快活就是一天到晚乐呵呵的忙
===================================
做一个简单的人,踏实而务实,不沉溺幻想,不庸人自扰
 
 
 

回复

3138

帖子

0

TA的资源

裸片初长成(初级)

11
 
频率没问题的话,注意看下晶振输出振幅和CPLD接的VCCIO是否匹配。
此帖出自FPGA/CPLD论坛
 
 
 

回复

156

帖子

0

TA的资源

一粒金砂(中级)

12
 
既然板子上有晶振,外接是干什么用的
此帖出自FPGA/CPLD论坛

点评

板子上的晶振是给DSP的,没有给cpld  详情 回复 发表于 2015-1-20 09:06
 
 
 

回复

22

帖子

0

TA的资源

一粒金砂(中级)

13
 
neufeifatonju 发表于 2015-1-17 15:22
既然板子上有晶振,外接是干什么用的

板子上的晶振是给DSP的,没有给cpld


此帖出自FPGA/CPLD论坛
 
 
 

回复

367

帖子

0

TA的资源

一粒金砂(高级)

14
 
试下不就知道了
此帖出自FPGA/CPLD论坛
 
 
 

回复

22

帖子

0

TA的资源

一粒金砂(中级)

15
 
chenzhufly 发表于 2015-1-14 10:35
不是有50M的晶振了吗  为什么还要接?

是你不知道如何进行系统设计吧,你外接的频率多高?
            板子上的晶振是给DSP的,没有给cpld。外接频率50M。
            是的,不清楚FIFO的读/写时钟信号和读/写使能信号由谁提供,读时钟和读使能信号是由DSP给的吧,那写时钟和写使能呢,是由后边接的A/D给么?                       

此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表