3234|9

17

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

FPGA与51单片机通讯的问题 [复制链接]

我现在在做一个频率计,用FPGA做数据采集,51单片机做显示,数据通信上我说一下我的思路,当P3-0口为低电平,其他为高电平时,FPGA的数据口传送给P1口一组8位数据,当P3-1口为低电平,其他为高电平时,FPGA的数据口再传送给P1口一组8位数据,一共四组数据,可是我现在的P1口完全接收不到数据,下面是我的FPGA程序:
module dtsm(clk,p,in0,in1,in2,in3,in4,in5,in6,in7,dataout);
        input clk;
        input[3:0] p;
        input[3:0]in0,in1,in2,in3,in4,in5,in6,in7;
        output[7:0]dataout;
        reg[7:0]dataout;


always@(posedge clk)
        begin
                case(p)
                4'b1110:dataout<={in1,in2};//0
                4'b1101:dataout<={in3,in4};//1
                4'b1011:dataout<={in5,in6};//2
                4'b0111:dataout<={in7,in0};//3
                default:dataout<=8'bx;
endcase
        end
endmodule
下面是我的51接收程序:
void timer0() interrupt 1
{
        TH0=60;
        TL0=176;
        timer++;
        if (timer==20)
                {
                    timer=0;
                         P3=0xfe;
                        delay(2);
                        shuju1=P1;
                        delay(2);
                        P3=0xfd;
                        delay(2);
                        shuju2=P1;
                        delay(2);
                        P3=0xfb;
                        delay(2);
                        shuju3=P1;
                        delay(2);
                        P3=0xf7;
                        delay(2);
                        shuju4=P1;
                        delay(2);
                }        
}

麻烦大家给我看一看,我现在真的很急。
此帖出自FPGA/CPLD论坛

最新回复

这就FPGA与总线通信问题,实质就是异 步通信的扣制问题。  详情 回复 发表于 2013-3-25 21:15
点赞 关注
 

回复
举报

120

帖子

0

TA的资源

一粒金砂(中级)

沙发
 
新手一个,表示完全没发现问题。。。。
此帖出自FPGA/CPLD论坛
 
 

回复

269

帖子

0

TA的资源

纯净的硅(中级)

板凳
 
FPGA和单片机分别都是什么时钟频率? 是不是时钟相差太远
此帖出自FPGA/CPLD论坛
个人签名一个人,一本书,一杯茶,一帘梦。
 
 
 

回复

9

帖子

0

TA的资源

一粒金砂(中级)

4
 
会不会定时器没有启动呀。
此帖出自FPGA/CPLD论坛
 
 
 

回复

12

帖子

0

TA的资源

一粒金砂(中级)

5
 
大哥,你要考虑波特率问题啊,FPGA走的一个时钟,单片机一条指令都不一定走完。
你要看下51端口大概多长时间能识别到数据,在让FPGA数据维持那个时间就行了。
此帖出自FPGA/CPLD论坛

点评

不是时钟问题,是前面一个模块的连接没有建立,后来看原理图的时候找到了:)  详情 回复 发表于 2013-3-5 11:29
 
 
 

回复

33

帖子

0

TA的资源

一粒金砂(中级)

6
 
同意楼上的,肯定和速度有关系。FPGA的输出速度是多少?51 I/O分辨率是多少?这个要匹配才可以,你要综合考虑下需要传输多少数据量,然后选择合适的传输方式。
此帖出自FPGA/CPLD论坛
 
 
 

回复

17

帖子

0

TA的资源

一粒金砂(中级)

7
 

回复 5楼 luyucan001 的帖子

不是时钟问题,是前面一个模块的连接没有建立,后来看原理图的时候找到了
此帖出自FPGA/CPLD论坛
 
 
 

回复

6892

帖子

0

TA的资源

五彩晶圆(高级)

8
 
这就FPGA与总线通信问题,实质就是异
步通信的扣制问题。
此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 
 

回复

6892

帖子

0

TA的资源

五彩晶圆(高级)

9
 
这就FPGA与总线通信问题,实质就是异
步通信的扣制问题。
此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 
 

回复

6892

帖子

0

TA的资源

五彩晶圆(高级)

10
 
这就FPGA与总线通信问题,实质就是异
步通信的扣制问题。
此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表