4961|2

68

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

FPGA的原理图输入方式和vhdl区别 [复制链接]

什么时候用到原理图,vhdl是不是能替代原理图,原理图输入方式只能提供基本的逻辑运算?

此帖出自FPGA/CPLD论坛

最新回复

倒也不是说原理图只能提供基本的逻辑运算,如果你学得够好,基本功够扎实,能力过硬,用VHDL做成的,基本上你也可以用原理图实现。只是在面对复杂的实现时,用原理图来做的话,那是难上加难。如果用VHDL的话,你只需要描述逻辑,然后综合器会帮你实现你想要的电路,最后其实还是被实现成电路,你可以以原理图的方式查看综合结果。综合器会去尝试理解你的设计,并帮你翻译成电路,如果你的设计越复杂,那么综合器所花费的时间就越多,但是综合器花费的时间再怎么多,一般情况下也比你自己用原理图来实现你的想法所花费的时间要少得多。 也就是说,做FPGA设计时,按楼主的说法,有两种路径: 1.用原理图实现自己的想法; 2.用VHDL实现自己的想法,然后用综合器把VHDL翻译成实现电路。 第2种方法对工程师的要求更低一些,而且效率要高,还可以把更多的关注点放在要实现的功能,而不是电路本身。  详情 回复 发表于 2012-2-26 11:26
点赞 关注
 

回复
举报

48

帖子

0

TA的资源

一粒金砂(高级)

沙发
 
倒也不是说原理图只能提供基本的逻辑运算,如果你学得够好,基本功够扎实,能力过硬,用VHDL做成的,基本上你也可以用原理图实现。只是在面对复杂的实现时,用原理图来做的话,那是难上加难。如果用VHDL的话,你只需要描述逻辑,然后综合器会帮你实现你想要的电路,最后其实还是被实现成电路,你可以以原理图的方式查看综合结果。综合器会去尝试理解你的设计,并帮你翻译成电路,如果你的设计越复杂,那么综合器所花费的时间就越多,但是综合器花费的时间再怎么多,一般情况下也比你自己用原理图来实现你的想法所花费的时间要少得多。
也就是说,做FPGA设计时,按楼主的说法,有两种路径:
1.用原理图实现自己的想法;
2.用VHDL实现自己的想法,然后用综合器把VHDL翻译成实现电路。
第2种方法对工程师的要求更低一些,而且效率要高,还可以把更多的关注点放在要实现的功能,而不是电路本身。
此帖出自FPGA/CPLD论坛
 
 

回复

68

帖子

0

TA的资源

一粒金砂(中级)

板凳
 

回复 沙发 Goself 的帖子

很详细,谢谢
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/6 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表