登录注册
论坛
五彩晶圆(中级)
3401
0
NMOS+PMOS控制电池电压输出 1.在MCU_CTL给高电平的时候,Q5、Q1导通,BAT_OUT输出电池电压3.7V,这个没问题 2.在MCU_CTL给低电平的时候,Q5、Q1截止了,为什么BAT_OUT输出还是有0.2V左右,是什么原因?如何改善这个bug 3.按照PMOS体二极管的内部结构,由D→S,所以S接的是BAT,这个接法是正确的
NMOS+PMOS.png (15.23 KB, 下载次数: 0) 下载附件 保存到相册 2021-9-24 18:50 上传
NMOS+PMOS.png (15.23 KB, 下载次数: 0)
下载附件 保存到相册
2021-9-24 18:50 上传
扫一扫,分享给好友
纯净的硅(中级)
1239
68
感谢分享
一粒金砂(高级)
379
3
R5阻值太大了,Q1关不死,改成10K-100K看看
wenyangzeng 发表于 2021-9-24 19:54 R5阻值太大了,Q1关不死,改成10K-100K看看
改小岂不是漏电
QWE4562009 发表于 2021-9-26 18:27 改小岂不是漏电
1、Q5截止时,如何漏电?
2、动手试一下不会浪费多少时间呀
wenyangzeng 发表于 2021-9-26 19:42 1、Q5截止时,如何漏电? 2、动手试一下不会浪费多少时间呀
说错了 应该说耗电 导通的时候
发表回复 回帖后跳转到最后一页
EEWorld Datasheet 技术支持
查看 »