3903|2

97

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

为什么上电会有如此大的电流呢? [复制链接]

板子(数字)上电始会有一个大的过冲,大概有0.60A(12V上电,通过电源芯片转为3.3V输出供电),而且持续几秒,才会降到0.09A。 板上差不多只有一些SRAM,SDRAM,68013还是RS232电平转换芯片,电源块测过没问题,但是一旦连上后端电路,再上电就会发生上述状况。 网上有人说可能是容抗大,但是用示波器看了一下几个极性电容的上升时间,都在几毫秒,而且电压也没有大的过冲。但是这个上电时的电流过冲要经过几秒钟才降到正常水平。如果芯片虚焊会引起这种状况吗?因为是数字电路,一般电源地没有设计错的话,应该不会出现那么大的电流吧……到底怎么回事啊?几郁闷…… 请各位大牛指点啊

最新回复

1、SDRAM本身耗电比较大,一般都有上百mA,特别是上电初始化的时候; 2、CPU上电初始化需要大约数秒的时间,这期间有很多IO口处于不可控的状态,如果周边电路设计不良的话,是会消耗较多电流的。 举例来说,比如某个IO口瞬间处于高电平输出状态,而外围没有接限流电阻,直接与下级电路构成电流回路,这时候就与短路到地差不多了。直到初始化完成才结束。 3、类似的,还有很多数字逻辑电路都有类似的情况,需要特别注意各种IO的初始状态问题,针对这点在外围电路上要有一定的保护措施。 一点浅见,供你参考。  详情 回复 发表于 2009-12-28 11:13
点赞 关注
 
 

回复
举报

78

帖子

0

TA的资源

一粒金砂(中级)

沙发
 
1、SDRAM本身耗电比较大,一般都有上百mA,特别是上电初始化的时候;
2、CPU上电初始化需要大约数秒的时间,这期间有很多IO口处于不可控的状态,如果周边电路设计不良的话,是会消耗较多电流的。
举例来说,比如某个IO口瞬间处于高电平输出状态,而外围没有接限流电阻,直接与下级电路构成电流回路,这时候就与短路到地差不多了。直到初始化完成才结束。
3、类似的,还有很多数字逻辑电路都有类似的情况,需要特别注意各种IO的初始状态问题,针对这点在外围电路上要有一定的保护措施。

一点浅见,供你参考。
 
 
 

回复

97

帖子

0

TA的资源

一粒金砂(中级)

板凳
 
SDRAM与FLASH共用了数据总线,而两个片子上电初始状态都是输出,所以发生了冲突,管子导通了。因为用示波器看到共用的那几根数据线引脚都处在中间太(1~1.4V)。这种解释不知道有没有没有道理,请各位大侠指点
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表