10829|6

11

帖子

0

TA的资源

纯净的硅(初级)

楼主
 

关于SDRAM吞吐量(带宽的计算)? [复制链接]

请问有没有具体的计算公式?
此帖出自FPGA/CPLD论坛

最新回复

wenhuawu 说的不错。 RAM带块,相关因素较多,频率,数据位宽,刷新周期,访问方式,等等 初期的话,不要卡的太紧,总会有点模块加减啥的。 如果板子,就这样了,还要最求速度,可考虑改进访问方式 如果只是最求短期的速率,可以把分散刷新,改成集中刷新  详情 回复 发表于 2017-2-21 19:53
点赞 关注
 

回复
举报

325

帖子

0

TA的资源

裸片初长成(初级)

沙发
 

回复 楼主 psd0208 的帖子

没有统一的公式,因为操作模式不一样,吞吐量差别较大,计算时主要考虑以下几个方面
一、时钟频率
二、操作模式
三、读写延时
四、刷新频率
此帖出自FPGA/CPLD论坛
个人签名科技应该让生活变得更简单!
 
 

回复

11

帖子

0

TA的资源

纯净的硅(初级)

板凳
 
谢谢楼上。

是否还应该考虑SDRAM的位宽。刷新频率的影响不大吧?

还有读写延时是什么意思?是不是读写过程中datasheet里的那些参数值?




[ 本帖最后由 psd0208 于 2009-8-7 16:35 编辑 ]
此帖出自FPGA/CPLD论坛
 
 
 

回复

325

帖子

0

TA的资源

裸片初长成(初级)

4
 

回复 板凳 psd0208 的帖子

对,上次忘了说位宽了,刷新频率也会影响,因为SDRAM是在一定周期内就得重新充电一次,在此过程中是不能进行读写操作的。读写延时就是从发出读写命令到有数据输出或输入之间的延时,这是由多方面的因素引起的,你可以看相关资料,要是不好找,可以把你邮箱留下,我发你一份
此帖出自FPGA/CPLD论坛

点评

wenhuawu 说的不错。 RAM带块,相关因素较多,频率,数据位宽,刷新周期,访问方式,等等 初期的话,不要卡的太紧,总会有点模块加减啥的。 如果板子,就这样了,还要最求速度,可考虑改进访问方式 如果只  详情 回复 发表于 2017-2-21 19:53
个人签名科技应该让生活变得更简单!
 
 
 

回复

11

帖子

0

TA的资源

纯净的硅(初级)

5
 

谢谢版主

SDRAM 我用过 现在想用DDR2来实现30Gbit/s的数据传输 时钟采用400MHz

看了一些DDR2的资料 感觉是可行的  

不知版主能否指点1,2。呵呵!
此帖出自FPGA/CPLD论坛
 
 
 

回复

24

帖子

1

TA的资源

一粒金砂(中级)

6
 
麻烦4楼的提供下相关文档,谢谢
此帖出自FPGA/CPLD论坛
 
 
 

回复

1950

帖子

4

TA的资源

版主

7
 
wenhuawu 发表于 2009-8-9 08:45
对,上次忘了说位宽了,刷新频率也会影响,因为SDRAM是在一定周期内就得重新充电一次,在此过程中是不能进 ...

wenhuawu 说的不错。

RAM带块,相关因素较多,频率,数据位宽,刷新周期,访问方式,等等

初期的话,不要卡的太紧,总会有点模块加减啥的。

如果板子,就这样了,还要最求速度,可考虑改进访问方式
如果只是最求短期的速率,可以把分散刷新,改成集中刷新
此帖出自FPGA/CPLD论坛
个人签名MicroPython中文社区https://micropython.org.cn/forum/  
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表