3942|3

1

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

CORDIC 后仿过程中报的错 [复制链接]

CORDIC 后仿过程中报的错

我仿真的平台是ISE10.1   器件 Virtex-5 SX50T   speed-3


ISE10.1中,CORDIC IP核不支持Virtex-5。在网上搜索到说解决方案是在Virtex4器件中调用CORDIC ip核,然后把器件改成Virtex-5就可以了。

我也按照这种方法做,选择Virtex-4 SX55T Speed -10
成功调用CORDIC ipCORE。前仿和后仿都通过了。但是,然后我把器件改成Virtex-5 SX50T   speed-3,前仿通过,但是后仿时ISE报错:

Started : "Generate Post-Place & Route Simulation Model".
ERROR:Anno:116 - Speed grade (-10) not supported for device: xc5vsx50t.

请问高手,这个问题怎么解决?
是不是生成的CORDIC .v文件中可以改 Speed?
谢谢
此帖出自FPGA/CPLD论坛

最新回复

补充一点:FPGA的容量是CPLD比不上的 呵呵  详情 回复 发表于 2009-6-21 22:06
点赞 关注
 

回复
举报

27

帖子

0

TA的资源

一粒金砂(高级)

沙发
 
应该是产生后仿时序参数的时候发现网表中还有V4器件的定义。如果ISE工程的器件已经更改成了V5,那么这个V4器件的定义可能是在RPM中。

试试看MAP的时候选择"Use RLOC Constraints" = NO
此帖出自FPGA/CPLD论坛

赞赏

1

查看全部赞赏

 
 

回复

265

帖子

0

TA的资源

五彩晶圆(初级)

板凳
 
CPLD比FPGA使用起来更方便。CPLD的编程采用E2PROM或FASTFLASH技术,无需外部存储器芯片,使用简单。而FPGA的编程信息需存放在外部存储器上,使用方法复杂
此帖出自FPGA/CPLD论坛
 
 
 

回复

875

帖子

0

TA的资源

五彩晶圆(高级)

4
 

回复 板凳 guo159357 的帖子

补充一点:FPGA的容量是CPLD比不上的 呵呵
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表