登录注册
论坛
禁止发言
1564
0
本文针对在FPGA中实现FIR滤波器的关键--乘法运算的高效实现进行了研究,给了了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器。通过FPGA仿零点验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现FIR滤波器。最后介绍整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示。
关键词: FPGA DA FIR滤波器 CSD
扫一扫,分享给好友
一粒金砂(初级)
1
裸片初长成(初级)
3138
14
发表回复 回帖后跳转到最后一页
EEWorld Datasheet 技术支持
查看 »