2904|3

3190

帖子

0

TA的资源

纯净的硅(高级)

楼主
 

分频器仿真结果不对 [复制链接]

我想仿真一个分频系数是12的分频器。
代码如下:
module div12(fm,clk);
output fm;
input clk;
reg fm;
reg[2:0] cnt=3'b000;
always @(posedge clk)
        begin
                if(cnt==3'b101)
                        begin fm <= ~fm;cnt<=0;end
                else
                        begin cnt<=cnt+1;end
        end
endmodule

testbench文件为:
`timescale 1ns/1ns
module div12_testbench;
wire fm=0;
reg clk=0;
div12 div12(fm,clk);
always
                #10 clk=~clk;
endmodule

仿真结果:


fm一直是一条红线。请问高手,怎么回事?如何解决?谢谢!

此帖出自FPGA/CPLD论坛

最新回复

速率高建议用IP核避免亚稳态   详情 回复 发表于 2018-5-14 13:25
点赞 关注
个人签名为江山踏坏了乌骓马,为社稷拉断了宝雕弓。
 

回复
举报

3190

帖子

0

TA的资源

纯净的硅(高级)

沙发
 
我想仿真一个分频系数为12的分频器。程序如下:
module div12(fm,clk);
output fm;
input clk;
reg fm;
reg[2:0] cnt=3'b000;
always @(posedge clk)
        begin
                if(cnt==3'b101)
                        begin fm <= ~fm;cnt<=0;end
                else
                        begin cnt<=cnt+1;end
        end
endmodule
testbench文件为
`timescale 1ns/1ns
module div12_testbench;
wire fm=0;
reg clk=0;
div12 div12(fm,clk);
always
                #10 clk=~clk;
endmodule

仿真结果为:


可是fm一直是一条红线。请问高手,为什么没有波形呢?谢谢!


此帖出自FPGA/CPLD论坛
个人签名为江山踏坏了乌骓马,为社稷拉断了宝雕弓。
 
 

回复

3

帖子

0

TA的资源

一粒金砂(初级)

板凳
 
本帖最后由 我就是ic小白 于 2018-5-11 22:42 编辑
chenbingjy 发表于 2018-4-18 09:11
我想仿真一个分频系数为12的分频器。程序如下:
module div12(fm,clk);
output fm;
input clk;
reg fm; ...

①fm是输出,测试文件中不能给输出赋值
②源代码中fm没有初始值,fm不能进行翻转,仿真时显示为不定态更改:源代码fm=0   或者fm=1
此帖出自FPGA/CPLD论坛
 
 
 

回复

8

帖子

0

TA的资源

一粒金砂(中级)

4
 
速率高建议用IP核避免亚稳态

1526275453(1).jpg (64.87 KB, 下载次数: 0)

1526275453(1).jpg
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表