1752|0

1121

帖子

0

TA的资源

版主

楼主
 

PCB设计之:降低噪声与电磁干扰的24个窍门 [复制链接]

在PCB设计中降低噪声与电磁干扰的24个窍门:
  • 能用低速芯片就不用高速的,高速芯片用在关键地方。
  • 可用串一个电阻的办法,降低控制电路上下沿跳变速率。
  • 尽量为继电器等提供某种形式的阻尼。
  • 使用满足系统要求的最低频率时钟。
  • 时钟产生器尽量近到用该时钟的器件。石英晶体振荡器外壳要接地。
  • 用地线将时钟区圈起来,时钟线尽量短。
  • I/O 驱动电路尽量近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。
  • MCD 无用端要接高,或接地,或定义成输出端,集成电路上该接电源地的端都要接,不要悬空。
  • 闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。
  • 印制板尽量,使用45 折线而不用90 折线布线以减小高频信号对外的发射与耦合。
  • 印制板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。
  • 单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话用多层板以减小电源,地的容生电感。
  • 时钟、总线、片选信号要远离I/O 线和接插件。
  • 模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。
  • 对A/D 类器件,数字部分与模拟部分宁可统一下也不要交叉。
  • 时钟线垂直于I/O 线比平行I/O 线干扰小,时钟元件引脚远离I/O 电缆。
  • 元件引脚尽量短,去耦电容引脚尽量短。
  • 关键的线要尽量粗,并在两边加上保护地。高速线要短要直。
  • 对噪声敏感的线不要与大电流,高速开关线平行。
  • 石英晶体下面以及对噪声敏感的器件下面不要走线。
  • 弱信号电路,低频电路周围不要形成电流环路。
  • 信号都不要形成环路,如不可避免,让环路区尽量小。
  • 每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。
  • 用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。


此帖出自PCB设计论坛
点赞 关注
 

回复
举报
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表