4590|4

58

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

一些PCB设计的经验 [复制链接]


1、    3点以上连线,尽量让线依次通过各点,便于测试,线长尽量短,如下图(按前一种):

2、    引脚之间尽量不要放线,特别是集成电路引脚之间和周围。
3、    不同层之间的线尽量不要平行,以免形成实际上的电容。
4、    布线尽量是直线,或45度折线,避免产生电磁辐射。
5、    地线、电源线至少10-15mil以上(对逻辑电路)。
6、    尽量让铺地多义线连在一起,增大接地面积。线与线之间尽量整齐。
7、    注意元件排放均匀,以便安装、插件、焊接操作。文字排放在当前字符层,位置合理,注意朝向,避免被遮挡,便于生产。
8、    元件排放多考虑结构,贴片元件有正负极应在封装和最后标明,避免空间冲突。
9、    目前印制板可作4—5mil的布线,但通常作6mil线宽,8mil线距,12/20mil焊盘。布线应考虑灌入电流等的影响。
10、功能块元件尽量放在一起,斑马条等LCD附近元件不能*之太近。
11、过孔要涂绿油(置为负一倍值)。
12、电池座下最好不要放置焊盘、过空等,PAD和VIL尺寸合理。
13、布线完成后要仔细检查每一个联线(包括NETLABLE)是否真的连接上(可用点亮法)。
14、振荡电路元件尽量*近IC,振荡电路尽量远离天线等易受干扰区。晶振下要放接地焊盘。
15、多考虑加固、挖空放元件等多种方式,避免辐射源过多。
16、设计流程:A:设计原理图;B:确认原理;C:检查电器连接是否完全;D:检查是否封装所有元件,是否尺寸正确;E:放置元件;F:检查元件位置是否合理(可打印1:1图比较);G:可先布地线和电源线;H:检查有无飞线(可关掉除飞线层外其他层);I:优化布线;J:再检查布线完整性;K:比较网络表,查有无遗漏;L:规则校验,有无不应该的错误标号;M:文字说明整理;N:添加制板标志性文字说明;O:综合性检查。
此帖出自FPGA/CPLD论坛

最新回复

学习了!还记得第一次做的板子,根本没有给器件留出来足够的空间!!!  详情 回复 发表于 2009-3-7 11:43
点赞 关注
 

回复
举报

2113

帖子

0

TA的资源

裸片初长成(初级)

沙发
 

Re: 一些PCB设计的经验

好好好好好
此帖出自FPGA/CPLD论坛
 
 

回复

325

帖子

0

TA的资源

裸片初长成(初级)

板凳
 

支持原创

谢谢楼放总结出自己的经验
此帖出自FPGA/CPLD论坛
个人签名科技应该让生活变得更简单!
 
 
 

回复

173

帖子

0

TA的资源

五彩晶圆(中级)

4
 

Re: 一些PCB设计的经验

好好的经验!很感谢分享!作者真是大好人!顶!!
此帖出自FPGA/CPLD论坛
 
 
 

回复

29

帖子

0

TA的资源

一粒金砂(高级)

5
 

Re: 一些PCB设计的经验

学习了!还记得第一次做的板子,根本没有给器件留出来足够的空间!!!
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/7 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表