4289|3

82

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

DE1_SOC如何访问HPS端DDR3中固定的某段地址范围 [复制链接]

在做实验的过程中发现,假如我在FPGA端加入了一个模块,参考着bmp_save的例子,FPGA端通过F2H_AXI将数据写入到了HPS端的DDR3中,通过SystemConsole的命令发现,FPGA写入到DDR3中的数据是正常的,这时候问题来了:
在Linux中如何访问这一片内存,也就是如何在linux中访问DDR3内存中的某段空间?
查阅了一些资料,发现可以通过mmap的方式访问LW_H2F的方式访问类似于PIO,LED,KEY等外设,是不是也可以通过mmap的方式访问DDR3中的某一段空间?这种情况下该如何访问?谢谢
此帖出自FPGA/CPLD论坛

最新回复

确实可以,我前几天刚做过。具体如下: int  fd = open( "/dev/mem", ( O_RDWR | O_SYNC ) ) ; Buf_vBase = mmap( NULL, BUF_REGS_SPAN, ( PROT_READ | PROT_WRITE ), MAP_SHARED, fd, BUF_REGS_BASE ); close( fd ); 在linux中就可以用Buf_vBase访问DDR3了。 其中BUF_REGS_BASE是DDR3的起始物理地址,BUF_REGS_SPAN是长度  详情 回复 发表于 2017-6-23 11:10
点赞 关注
 

回复
举报

54

帖子

0

TA的资源

一粒金砂(中级)

沙发
 
确实可以,我前几天刚做过。具体如下:
int  fd = open( "/dev/mem", ( O_RDWR | O_SYNC ) ) ;
Buf_vBase = mmap( NULL, BUF_REGS_SPAN, ( PROT_READ | PROT_WRITE ), MAP_SHARED, fd, BUF_REGS_BASE );
close( fd );
在linux中就可以用Buf_vBase访问DDR3了。
其中BUF_REGS_BASE是DDR3的起始物理地址,BUF_REGS_SPAN是长度
此帖出自FPGA/CPLD论坛

点评

好了,设计做出来了  详情 回复 发表于 2017-6-25 22:10
恩,好的,谢谢你。终于有回复了。  详情 回复 发表于 2017-6-23 18:23
 
 

回复

82

帖子

0

TA的资源

一粒金砂(中级)

板凳
 
cncqzxj 发表于 2017-6-23 11:10
确实可以,我前几天刚做过。具体如下:
int  fd = open( "/dev/mem", ( O_RDWR | O_SYNC ) ) ;
Buf_vBase ...

恩,好的,谢谢你。终于有回复了。
此帖出自FPGA/CPLD论坛
 
 
 

回复

82

帖子

0

TA的资源

一粒金砂(中级)

4
 
cncqzxj 发表于 2017-6-23 11:10
确实可以,我前几天刚做过。具体如下:
int  fd = open( "/dev/mem", ( O_RDWR | O_SYNC ) ) ;
Buf_vBase ...

好了,设计做出来了
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/7 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表