10713|65

114

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

【明德扬】倾情分享海量FPGA设计技巧学习资料 转 [复制链接]

 
1.如何在MODELSIM中仿真ISE的IP核
明德扬分享的在MODELSIM中仿真带IP核的XILINX工程方法,一步步教你怎么添加仿真库,怎么实现ISE的IP核的仿真详细步骤。

游客,如果您要查看本帖隐藏内容请回复


2.红外接收verilog工程分享 实测可用
明德扬分享的红外接收工程,该工程甚至至简设计法实现,已经在板子上亲测可用。需要该功能的,添加verilog文件就可以使用了。

游客,如果您要查看本帖隐藏内容请回复


3.基于至简设计法的数字时钟设计
数字时钟是常见的毕业设计题目,看看如何使用至简设计法来设计数字时钟。

游客,如果您要查看本帖隐藏内容请回复


4.至简设计法中的四段式状态机
现在流行的状态机设计,一般可分为一段式、两段式和三段式,然而我们明德扬却发明了四段式状态机,并制定了一些规则,从此设计再不用胡思乱想,套用模板,填好关键信号就完成了,简单又不会出错!

游客,如果您要查看本帖隐藏内容请回复


5.基于PWM的LED灯代码 实测可用
明德扬分享的调制PWM驱动LED工程,利用脉冲宽度调制调制出几个不同宽度的脉冲来驱动LED灯,添加verilog文件即可使用。

游客,如果您要查看本帖隐藏内容请回复


6.篮球倒计时verilog代码分享 实测可用
明德扬设计的倒计时案例工程,24秒倒计时,实现可暂停可复位,添加代码即可使用。

游客,如果您要查看本帖隐藏内容请回复


7.闹钟工程代码分享
明德扬设计的闹钟工程案例,有24小时时钟计数器,可设定闹钟时间,可修改时钟时间,当到达闹钟设定时间时则蜂鸣器响。

游客,如果您要查看本帖隐藏内容请回复


8.基于至简设计法实现的万年历功能
明德扬至简设计法实现的万年历案例,具有年月日计数器,时间设定功能,自主判断大月小月平闰年的功能,添加verilog代码即可使用。

游客,如果您要查看本帖隐藏内容请回复



此内容由EEWORLD论坛网友njiggih原创,如需转载或用于商业用途需征得作者同意并注明出处



在MODELSIM中仿真XILINX工程.pdf

903.02 KB, 下载次数: 102

红外接收2.rar

803.97 KB, 下载次数: 83

基于至简设计法的数字时钟设计.pdf

231.93 KB, 下载次数: 76

至简设计法中的四段式状态机.pdf

165.08 KB, 下载次数: 82

基于至简设计法实现的PWM调制verilog.rar

206.48 KB, 下载次数: 93

倒计时案例.rar

928.28 KB, 下载次数: 91

闹钟.rar

544.24 KB, 下载次数: 93

万年历.rar

442.74 KB, 下载次数: 80

此帖出自FPGA/CPLD论坛

最新回复

一起学习,共同提高  thanks for you!   详情 回复 发表于 2024-3-25 22:03
点赞 关注(2)
个人签名官网:www.mdy-edu.com
 

回复
举报

114

帖子

0

TA的资源

一粒金砂(中级)

来自 2楼
 
FPGA设计技巧之gVim设计模板
FPGA工程师都知道,Verilog代码绝大部分都是always语句,结构基本上都是一致的,为了减少重复性的工作,让工程师专注于设计实现,明德扬精心制作了常用模板,只要你安装好明德扬提供的GVIM,就能使用这些模板了。
明德扬模板分享1.rar (85.16 KB, 下载次数: 51)
此帖出自FPGA/CPLD论坛

点评

确实是这样,对应的模块划分、时序建立则是要多加练习  详情 回复 发表于 2023-10-16 10:43
个人签名官网:www.mdy-edu.com
 
 

回复

114

帖子

0

TA的资源

一粒金砂(中级)

来自 3楼
 
本次公开课主题:FPGA中原码、补码和小数的运算
公开课时间:2017年12月30日,星期六20:00
参加方式: 加入QQ群97,92,53,96
欢迎有兴趣的朋友参与!
此帖出自FPGA/CPLD论坛
个人签名官网:www.mdy-edu.com
 
 
 

回复

6423

帖子

17

TA的资源

版主

4
 
多谢楼主分享
此帖出自FPGA/CPLD论坛
个人签名training
 
 
 

回复

304

帖子

0

TA的资源

一粒金砂(高级)

5
 
使用MODELSIM仿真的,实在是不会
此帖出自FPGA/CPLD论坛
 
 
 

回复

375

帖子

0

TA的资源

一粒金砂(高级)

6
 
支持楼主多发资源!
此帖出自FPGA/CPLD论坛
 
 
 

回复

1903

帖子

0

TA的资源

版主

7
 


╭︿︿︿╮
{/ o  o /}  
( (oo) )   
  ︶︶︶
很热心,谢谢资料啊,是好东西哦,值得一看哦,
此帖出自FPGA/CPLD论坛
 
 
 

回复

21

帖子

0

TA的资源

一粒金砂(中级)

8
 
:不错不错,学习一下
此帖出自FPGA/CPLD论坛
 
 
 

回复

34

帖子

0

TA的资源

一粒金砂(中级)

9
 
先下载学习下!
此帖出自FPGA/CPLD论坛
个人签名FPGA学习爱好者,并为之而努力着https://home.eeworld.com.cn/static/image/smiley/default/pleased.gif
 
 
 

回复

75

帖子

0

TA的资源

一粒金砂(初级)

10
 
感谢分享
此帖出自FPGA/CPLD论坛
 
 
 

回复

4

帖子

0

TA的资源

一粒金砂(初级)

11
 
好东西,赶紧看看
此帖出自FPGA/CPLD论坛

点评

好的东西当然要分享啦!  详情 回复 发表于 2017-4-8 17:53
 
 
 

回复

114

帖子

0

TA的资源

一粒金砂(中级)

12
 
naobie 发表于 2017-4-7 14:48
好东西,赶紧看看

好的东西当然要分享啦!
此帖出自FPGA/CPLD论坛
个人签名官网:www.mdy-edu.com
 
 
 

回复

3

帖子

1

TA的资源

一粒金砂(初级)

13
 
多谢楼主分享
此帖出自FPGA/CPLD论坛
 
 
 

回复

1

帖子

0

TA的资源

一粒金砂(初级)

14
 
谢谢分享
此帖出自FPGA/CPLD论坛
 
 
 

回复

2

帖子

0

TA的资源

一粒金砂(初级)

15
 
谢谢楼主,过来看看
此帖出自FPGA/CPLD论坛

点评

多谢回帖啦  详情 回复 发表于 2017-4-10 19:03
 
 
 

回复

114

帖子

0

TA的资源

一粒金砂(中级)

16
 
deluxe7 发表于 2017-4-8 20:19
谢谢楼主,过来看看

多谢回帖啦
此帖出自FPGA/CPLD论坛
个人签名官网:www.mdy-edu.com
 
 
 

回复

114

帖子

0

TA的资源

一粒金砂(中级)

17
个人签名官网:www.mdy-edu.com
 
 
 

回复

2

帖子

0

TA的资源

一粒金砂(初级)

18
 
谢谢分享,好好学习。
此帖出自FPGA/CPLD论坛
 
 
 

回复

2

帖子

0

TA的资源

一粒金砂(初级)

19
 
一起学习,共同提高
此帖出自FPGA/CPLD论坛

点评

好资料 当然要分享  详情 回复 发表于 2017-4-21 11:03
 
 
 

回复

114

帖子

0

TA的资源

一粒金砂(中级)

20
 
yangyangsasa 发表于 2017-4-15 23:35
一起学习,共同提高

好资料 当然要分享
此帖出自FPGA/CPLD论坛
个人签名官网:www.mdy-edu.com
 
 
 

回复

114

帖子

0

TA的资源

一粒金砂(中级)

21
 
本帖最后由 njiggih 于 2017-4-21 11:13 编辑

1.1[url=http://www.mdy-edu.com/article_cat/info?id=93]6位2级流水灯加法器[/url]
明德扬至简设计法设计的16位2级流水灯加法器,应用流水线规则的加法器,只需要很少或者根本不需要额外的成本。


2.8位verilog加法器
用Verilog HDL来描述加法器是相当容易的,只需要把运算表达式写出来即可,本案例用加法运算符实现了8位加法器的功能。


3.明德扬至简设计法设计的IP核加法器
明德扬至简设计法设计的IP核加法器,在Quartus II 和ISE中都有加法器的IP core,可以完成无符号数和有符号数的加、减法,支持有符号数的补码、原码操作及无符号数的加、减操作,引入了最佳流水线操作,可以方便的为用户生成有效的加法器,用户可以根据自己的需要来完成配置加法器 ,本案例用Altera和Xilinx的IP核实现了26位加法器的功能。


4.明德扬至简设计法设计的8位串行乘法器
明德扬至简设计法设计的8位串行乘法器,利用左移,然后相加,根据二进制数的权位来决定左移几位,实际上乘法结果就是被乘数乘以每一位乘以模(10)的N次方的累积和。


5.4位流水线乘法器
明德扬至简设计法设计的4位流水线乘法器,比串行乘法器速度快很多。






此帖出自FPGA/CPLD论坛
个人签名官网:www.mdy-edu.com
 
 
 

回复

23

帖子

1

TA的资源

一粒金砂(中级)

22
 
Test
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/7 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表