6571|1

1

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

关于FPGA进行采样时,时钟与数据不同步的问题。 [复制链接]


上图是我的系统结构,FPGA使用AD产生的120M差分时钟作为时钟,通过一个DCM生成120M,240M的时钟,使用DCM生成的时钟作为AD采样时钟来采样并行14bit差分数据。每次修改了FPGA的代码时,都需要调整采样时钟的相位才能够进行正确的采样,有时调整相位也采样不正确。这是采样时钟与数据不同步造成的么?
  我在网上看了一些资料,说可以使用idelay增加时钟的延时,我的FPGA使用的是spartan6的lx150,ISE版本为14.4。我在使用selectIO这个IP核时,怎样才能只改变时钟的延时,不改变数据延时呢?是把IP核设置里的data delay设置为0,clock delay设置为自己想要的延时么?但是这样设置完成以后,生成的模块仍然会有数据的输入引脚,和输出引脚,这些引脚怎么办呢?我只想要时钟延时。
  还有没有其他的方法来解决同步这个问题呢?
此帖出自FPGA/CPLD论坛

最新回复

用 FPGA内部的IODELAY 自然延时是能调的 重点先要看你ADC的手册,输出是的时候数据和时钟是什么时序, 然后在决定用FPGA的什么调,调多少  详情 回复 发表于 2016-8-15 22:10
点赞 关注
 

回复
举报

1950

帖子

4

TA的资源

版主

沙发
 
用 FPGA内部的IODELAY 自然延时是能调的

重点先要看你ADC的手册,输出是的时候数据和时钟是什么时序,
然后在决定用FPGA的什么调,调多少
此帖出自FPGA/CPLD论坛
个人签名MicroPython中文社区https://micropython.org.cn/forum/  
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/6 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表