2565|1

69

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

炼狱传奇-generate之战 [复制链接]

       generate的主要功能就是对modulenetregparameterassignalwaystaskfunction进行复制,在这里,我们这主要是介绍generatefor的搭配使用。
1.   generate_for
       使用generate_for的时候,必须要注意以下几点要求:
l  必须使用genvar申明一个正整数变量,用作for的判断变量;
l  for里面的内嵌语句,必须写在begin_end里面;
l  begin_end需要一个名字。
                               1:利用generate_for来复制assign
其中
       generatefor(i=0; i<4; i=i+1)                                 
              begin: gfor_block                                            
                     assigntemp = indata[2*i+1:2*i];      
              end
       endgenerate
等同于以下四句话:
       assigntemp[0] = indata[1:0];         
       assigntemp[1] = indata[3:2];         
       assigntemp[2] = indata[5:4];         
       assigntemp[3] = indata[7:6];         

  2:利用generate_for来复制always
其中
       generatefor(i=0; i<4; i=i+1)                                 
              begin: gfor_block  
                     always@ (*)
                            temp= indata[2*i+1:2*i];
              end      
endgenerate
等同于以下八句话:
always @ (*)
temp[0] = indata[1:0];
always @ (*)
temp[1] = indata[3:2];
always @ (*)
temp[2] = indata[5:4];
always @ (*)
temp[3] = indata[7:6];
  3:利用多个generate_for来实现复制模块
其中
       generatefor(i=0; i<4; i=i+1)                                 
              begin: gfor_block_a                  
                     for(j=0;j<2; j=j+1)  
                            begin: gfor_block_b
                                   assigntemp[j] = indata[2*i+j];
                            end
              end
       endgenerate
等同于以下八句话:
       assigntemp[0] [0]= indata[0];
assign temp[0] [1]=indata[1];        
       assigntemp[1] [0]= indata[2];        
       assigntemp[1] [0] = indata[3];              
       assigntemp[2] [0] = indata[4];              
       assigntemp[2] [1] = indata[5];      
       assigntemp[3] [0] = indata[6];      
assign temp[3] [1]= indata[7];      
2.   generate_if
generate_for是用于复制模块,而generate_if则是根据模块的参数(必须是常量)作为条件判断,来生产满足条件的电路。
  例子如下:
上述代码生产的RTL电路图如下:
         当把WIDE改成等于12的时候,代码如下:
当把WIDE改成等于12的时候,RTL电路图如下:
3.   generate_case
generate_case其实跟generate_if一样的,都是根据模块的参数(必须是常量)作为条件判断,来生产满足条件的电路,不同的地方仅仅是改成使用case 的语法而已。
         例子如下:
  其中RTL图如下:
  当把WIDE改成等于1的时候:
       WIDE等于1的时候,RTL图如下:

此帖出自FPGA/CPLD论坛

最新回复

至芯大赞  详情 回复 发表于 2015-11-17 16:35
点赞 关注
 

回复
举报

38

帖子

0

TA的资源

一粒金砂(中级)

沙发
 
至芯大赞
此帖出自FPGA/CPLD论坛
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表