6654|4

32

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

spartan6的iserdes2 [复制链接]

最近在使用ISERDES2,遇到些问题,哪位高手能帮忙看看或者解决一下啊,不胜感激。
问题如下:
ISERDES2设置为“SDR"时,系统时钟使用100M,倍频后的时钟为800M,整个系统编译后运行挺正常的,但是时序分析上报了错,不能用800M,所以感觉不放心。就想着使用”DDR",那么问题就来了,使用"DDR"时,时钟总是遇到问题,clk0和clk1怎么产生呢,通过PLL产生两个400M的时钟,其中一个做了180的相位延时,这种方式布线一直过不了。另外一种就是只产生一个400M的时钟,接到clk0上,将时钟取反接到clk1上,这种方式布线工程能够布线运行,但是通过chipscope获取不到输入的信号,输入一直为0,这是怎么回事呢?
此帖出自FPGA/CPLD论坛

最新回复

我怎么记得V6能跑那么看,但一般用为了稳定起见也就500M,spartan6是低端的能跑那么高?你看手册确定了?   详情 回复 发表于 2015-2-14 08:35
点赞 关注
 

回复
举报

1228

帖子

0

TA的资源

纯净的硅(高级)

沙发
 
spartan6能跑那么高?
此帖出自FPGA/CPLD论坛

点评

当然,现在问题解决了一部分,使用的SDR方式能过了,PLL出来的时钟能跑到900+M,但是使用DDR的时钟配置始终不对,ISERDES2的输出数据始终为0。  详情 回复 发表于 2015-2-13 11:54
个人签名

喝最烈的酒,..DIY最实用的东西

 
 

回复

32

帖子

0

TA的资源

一粒金砂(中级)

板凳
 
lidonglei1 发表于 2015-2-12 14:55
spartan6能跑那么高?
当然,现在问题解决了一部分,使用的SDR方式能过了,PLL出来的时钟能跑到900+M,但是使用DDR的时钟配置始终不对,ISERDES2的输出数据始终为0。



此帖出自FPGA/CPLD论坛
 
 
 

回复

1228

帖子

0

TA的资源

纯净的硅(高级)

4
 
我怎么记得V6能跑那么看,但一般用为了稳定起见也就500M,spartan6是低端的能跑那么高?你看手册确定了?
此帖出自FPGA/CPLD论坛

点评

我只是用800M跑ISERDES2,用来接收数据,内部的逻辑使用100M,跑了一天没发现有错误。  详情 回复 发表于 2015-2-26 09:51
个人签名

喝最烈的酒,..DIY最实用的东西

 
 
 

回复

32

帖子

0

TA的资源

一粒金砂(中级)

5
 
lidonglei1 发表于 2015-2-14 08:35
我怎么记得V6能跑那么看,但一般用为了稳定起见也就500M,spartan6是低端的能跑那么高?你看手册确定了?
我只是用800M跑ISERDES2,用来接收数据,内部的逻辑使用100M,跑了一天没发现有错误。



此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/6 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表