1904|2

6066

帖子

92

TA的资源

裸片初长成(初级)

楼主
 

时钟采样系统最大限度减少抖动 [复制链接]

转自:deyisupport

作者:Richard Zarr
很多人都知道,抖动(这是时钟边沿不确定性)是不好的现象,其不仅可导致噪声增加,而且还会降低数据转换器的有效位数 (ENOB)。
例如,如果系统需要 100MHz 14(最小值)位的 ENOB,我们就需要抖动小于 80 飞秒的时钟!这可通过假设一个无失真的理想系统进行计算,让 SINAD 和 SNR 数值相等(见公式 2)。
接下来,使 ENOB 等于 14,我们可在大约 86db 下计算出最小 SNR。将结果带入公式 1,计算出大约为 80fs 的 tJ 值。
在数字信号处理过程中,采样时钟与处理时钟之间需要有一定关联。也就是说,无论是在十分之一速率下还是在全速率下采样,样片都必须在其速率的倍数下进行处理,而且要相位一致。这就需要一个“主”时钟,其可用来衍生系统中的所有其它时钟。
您可使用温度补偿晶体振荡器 (TCXO) 和低相位噪声 PLL 实现这一点,可将主时钟显著增加至更高的频率。然后,您可对该最新高频率时钟进行下分频,以提供都与主时钟相关联的剩余系统时钟。这样,采样时钟以及各种数字处理时钟都相互具有关联性。
现在有很多时钟解决方案,但很多都需要时钟缓冲器或其它时钟分配方法,其可降低整体抖动性能。您可使用如 LMK03806 等一款器件来克服这个问题,其在同一器件中整合了所有主时钟发生器和时钟分配功能(带驱动器),如图 1 所示。该器件可在 300MHz 下运行的同时,具有不足 50fs 的 RMS 抖动(1.875MHz 至 20MHz)。此外,您还可通过对输出进行编程来支持 LVDS、LVPECL 或 LVCMOS 并对其进行同步,以获得共用上升沿。
1 LMK03806(具有时钟发生器、时钟分频器和驱动器)的方框图
因此,您下次设计采样系统时,别忘了考虑时钟抖动性能,因为这会影响整体动态范围。

最新回复

本帖最后由 dontium 于 2015-1-23 11:26 编辑 因此,您下次设计采样系统时,别忘了考虑时钟抖动性能,因为这会影响整体动态范围。谢谢楼主提醒   详情 回复 发表于 2014-10-14 19:28
点赞 关注

回复
举报

1042

帖子

6

TA的资源

纯净的硅(中级)

沙发
 
本帖最后由 dontium 于 2015-1-23 11:26 编辑

学习了,还真不知道时钟抖动会影响这些;
 
 
 

回复

3028

帖子

0

TA的资源

五彩晶圆(初级)

板凳
 
本帖最后由 dontium 于 2015-1-23 11:26 编辑

因此,您下次设计采样系统时,别忘了考虑时钟抖动性能,因为这会影响整体动态范围。谢谢楼主提醒
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表