13957|4

3

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

ALTERA CY4系列JTAG配置错误(unable to scan the device chain) [复制链接]

小弟新画一块板子,用的是EP4CE6E22芯片,T144封装,底部焊盘已经接地。焊好电源部分后,测试正常。焊好FPGA和配置部分后,用QUARTUS调试芯片,auto detect后,提示unable to scan the device chain。用jtag debugger调试,提示incorrect clock value。好像根本没有发现芯片啊,百思不得解,求助大神解救。另外,用万用表测jtag四根线对地电阻,也没有短路的现象啊

图片.jpg (160.87 KB, 下载次数: 3)

图片.jpg
此帖出自FPGA/CPLD论坛

最新回复

kdy
对不对要比较一下或者看Altera的PDF,如果对就测量下电压,但你连下面焊盘焊接都注意到应该测过了吧  详情 回复 发表于 2014-5-28 23:29
点赞 关注
 

回复
举报

581

帖子

0

TA的资源

五彩晶圆(初级)

沙发
 
可以参考下Espier专区里的原理图 JTAG接法部分
此帖出自FPGA/CPLD论坛

点评

我觉得我这个电路是对的啊,想请大神指教一下有没有错误  详情 回复 发表于 2014-5-27 20:27
个人签名Net:Wxeda.taobao.com
QQ:1035868547
Blog:https://home.eeworld.com.cn/space-uid-390804.html
 
 

回复

3

帖子

0

TA的资源

一粒金砂(初级)

板凳
 
kdy 发表于 2014-5-27 17:56
可以参考下Espier专区里的原理图 JTAG接法部分

我觉得我这个电路是对的啊,想请大神指教一下有没有错误
此帖出自FPGA/CPLD论坛
 
 
 

回复

581

帖子

0

TA的资源

五彩晶圆(初级)

4
 
对不对要比较一下或者看Altera的PDF,如果对就测量下电压,但你连下面焊盘焊接都注意到应该测过了吧
此帖出自FPGA/CPLD论坛

点评

谢谢!我已找到问题所在,原因是PLL_VCCA的前面我加了一个低通滤波器,其中的R我用了1K电阻。某天我调试的时候,用万用表测量PLL的VCCA端,发现只有0.6V!按照handbook上面的说法,PLL的VCCA无论用不用都必须要正常  详情 回复 发表于 2014-6-3 08:21
个人签名Net:Wxeda.taobao.com
QQ:1035868547
Blog:https://home.eeworld.com.cn/space-uid-390804.html
 
 
 

回复

3

帖子

0

TA的资源

一粒金砂(初级)

5
 
kdy 发表于 2014-5-28 23:29
对不对要比较一下或者看Altera的PDF,如果对就测量下电压,但你连下面焊盘焊接都注意到应该测过了吧

谢谢!我已找到问题所在,原因是PLL_VCCA的前面我加了一个低通滤波器,其中的R我用了1K电阻。某天我调试的时候,用万用表测量PLL的VCCA端,发现只有0.6V!按照handbook上面的说法,PLL的VCCA无论用不用都必须要正常供电。我将低通的R换为0欧,上电,下载成功!究其原因,我推测是PLL的VCCA输入阻抗太低,接1K分压太多了,PLL的供电不正常,所以不能工作。总之还是谢谢你!
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表