2123|1

6892

帖子

0

TA的资源

五彩晶圆(高级)

楼主
 

FPGA代码设计过程中故障记录 [复制链接]

故障情况:
外部EEPROM存储器在设备上电过程中,出现数据被改写情况.导致数据丢失.
故障定位:
对设备进行反复的加断电实验,发现故障出现,用独立的读存储器代码将存储器中相关字节读出通过串口发送回计算机,可看到相关字节无规律的被改写为FF,但无规律可寻.更换存储器,故障依旧,排除存储器损坏可能.
使用逻辑分析仪,观察上电时存储器CE,WE,OE三个管脚时序, 用CE信号做触发信号,发现在正常读时序前有时间长度为60uS的不规律脉冲出现在三个管脚上.
故可怀疑为代码问题或者FPGA问题.
检查读EEPROM字节代码,未发现问题,使用MODELSIM做前仿和后仿,时序正确.故排除代码问题.
设置一测试信号,FPGA在上电完成配置后,即刻将该测试信号拉高.
使用示波器观察FPGA核电压建立到该测试信号变高间时间约为720mS,CE第一次动作到该测试信号变高见时间为12mS,故可确定与代码无关.
最后将故障定位为FPGA上电配置时管脚电平状态翻转造成EEPROM误动作问题.


解决方法:
   在FPGA管脚约束时将EEPROM的CE,WE,OE全部PULL UP .
利用RC电路做一延时电路,延时电路加电时保持2s高电平后变低,利用这一电路来关闭EEPROM在上电2S中的写操作.
 

举一反三:
   利用FPGA,CPLD,ARM,单片机设计的系统,设备上电时候应该对敏感信号管脚加以控制,以得到更高的可靠性.

此帖出自FPGA/CPLD论坛

最新回复

版主顶个  详情 回复 发表于 2012-10-15 13:45
点赞 关注
 

回复
举报

269

帖子

0

TA的资源

纯净的硅(中级)

沙发
 
版主顶个
此帖出自FPGA/CPLD论坛
个人签名一个人,一本书,一杯茶,一帘梦。
 
 

回复
您需要登录后才可以回帖 登录 | 注册

查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表