2407|0

6487

帖子

8

TA的资源

管理员

楼主
 

【CN0232】将集成VCO和外部PLL电路的频率合成器杂散输出降至最低 [复制链接]

电路功能与优势
图1所示电路使用带集成式VCO和外部PLL的ADF4350 频率合成器,通过隔离PLL频率合成器电路与VCO电路将杂散输出降至最低。
集成PLL和VCO的器件可从数字PLL电路馈通至VCO,由于PLL电路靠近VCO,会导致较高的杂散电平。
图1所示电路使用完全集成的小数N分频PLL和VCOADF4350,配合ADF4153PLL使用时,它可产生137.5MHz至4400MHz范围内的频率。
除了杂散性能改进外,使用外部PLL的另一潜在优势是可以增加频率分辨率。例如,如果选择ADF4157PLL取代ADF4153,PLL的频率分辨率可精细至0.7Hz。

CN0232.pdf (239.49 KB, 下载次数: 7)
加EE小助手好友,
入技术交流群
EE服务号
精彩活动e手掌握
EE订阅号
热门资讯e网打尽
聚焦汽车电子软硬件开发
认真关注技术本身
点赞 关注
 
 

回复
举报
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表