2498|2

39

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

关于异步FIFO码速调整和码速恢复的问题 [复制链接]

最近一直被异步FIFO的问题所困扰。在发端,进行码速调整,用了一个深度为1bit*64word的FIFO,写时钟为64Kb/s,读时钟为256Kb/s,以FIFO自身的空满信号分别控制FIFO的读写。因为写得慢,读得快,FIFO容易空,而在空的间隙,停止读使能(此间一直保持写的不间断),而在输出端插入一定的填充码,当FIFO重新写满时,又重新启动读使能。这样既能保持写信号的连续性,又能保证整个输出信号的完整。但是,到了收端(即码速恢复端),将FIFO设置为发端的逆过程以后,始终发现有误码,不知道是什么原因?????
之前看过一篇论文说是在收端,FIFO只要设置为发端的逆过程,自然就能消去填充码,还原原始数据~~~~~理论上来说,码速调整和码速恢复上,读写时钟一致,FIFO深度一样,应该能完全恢复出码速调整的数据!!!!可实际应用中,却始终存在误码????
此帖出自FPGA/CPLD论坛

最新回复

误码不一定是FIFO的引起,也可能是你读写输出错误,处理不当引起哦。  详情 回复 发表于 2011-12-2 13:29
点赞 关注
 

回复
举报

6892

帖子

0

TA的资源

五彩晶圆(高级)

沙发
 

误码不一定是FIFO的引起,也可能是你读写输出错误,处理不当引起哦。

此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 

回复

39

帖子

0

TA的资源

一粒金砂(中级)

板凳
 
噢,确切地说,不是误码,而是数据丢失。因为码速恢复端是高速码流转为低速码流~~~~我以为能自动消掉发端的填充码,结果反而产生了数据丢失!
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表