4945|1

73

帖子

0

TA的资源

一粒金砂(高级)

楼主
 

关于LVTTL3.3V 和LVCMOS3.3V [复制链接]

在FPGA/CPLD中有两种电平,LVTTL3.3V和LVCMOS3.3V,不知道这两种具体的区别在哪里?

从输出地高低电平来看,他们又能互相驱动

望高手指教!

此帖出自FPGA/CPLD论坛

最新回复

区别在于输入门限稍有不同: 3.3V LVTTL: Vcc:3.3V;VOH>=2.4V;VOL=2.0V;VIL=3.2V;VOL=2.0V;VIL  详情 回复 发表于 2011-10-28 10:52
点赞 关注
 

回复
举报

1万

帖子

141

TA的资源

版主

沙发
 
区别在于输入门限稍有不同:
3.3V LVTTL:
Vcc:3.3V;VOH>=2.4V;VOL<=0.4V;VIH>=2.0V;VIL<=0.8V。
3.3V LVCMOS:
Vcc:3.3V;VOH>=3.2V;VOL<=0.1V;VIH>=2.0V;VIL<=0.7V。
互相驱动时,看VO和VI是否满足即可,二者的输入门限几乎相同,CMOS的导通内阻地,输出幅值接近Vcc和GND。
此帖出自FPGA/CPLD论坛
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表