3328|5

3

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

fpga dds生成信号过DAC的问题 [复制链接]

最近刚学fpga 用dds生成信号 在频谱仪上观察,遇到如下问题。
当生成信号15m-16m频段内的时候,信号稳定。
但是除了这个频率以外的不管是6m 10m 18m等等 都会有旁瓣的抖动 而且比较明显。
程序检查无误, 用chipscope抓出没有过dac的信号看都是正确的。 但是输出以后就有问题了。
我用的是v5的版子 da是AD9772  工作时钟是62m   求解答 谢谢了。。。
此帖出自FPGA/CPLD论坛

最新回复

信号不稳就是信号周期不一致,幅度不一致。所以可能你的计数周期不一致所造成,所以还是你的程序问题,好好看看你的程序。  详情 回复 发表于 2011-10-19 13:30
点赞 关注
 

回复
举报

6892

帖子

0

TA的资源

五彩晶圆(高级)

沙发
 

应该是程序问题的!

此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 

回复

20

帖子

0

TA的资源

一粒金砂(中级)

板凳
 
你可以D/A的时钟信号的频率来试一下。
此帖出自FPGA/CPLD论坛
 
 
 

回复

3

帖子

0

TA的资源

一粒金砂(初级)

4
 

回复 沙发 eeleader 的帖子

程序不会有问题啊 因为什么都没有改只是修改了频率控制字啊
此帖出自FPGA/CPLD论坛
 
 
 

回复

3

帖子

0

TA的资源

一粒金砂(初级)

5
 

回复 板凳 hjamyp 的帖子

能说的详细点嘛 谢谢。
此帖出自FPGA/CPLD论坛
 
 
 

回复

6892

帖子

0

TA的资源

五彩晶圆(高级)

6
 

信号不稳就是信号周期不一致,幅度不一致。所以可能你的计数周期不一致所造成,所以还是你的程序问题,好好看看你的程序。

此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表