MOS3,4是受单片机信号控制的,这部分的信号都符合预期,PMOS的工作也正常。
第一张图的CH1和CH2是右上角MOS2的G和S,因为应该断开的时候G降到0了,所以MOS2没有对另一侧电路造成短路,S信号就是如愿的10ms周期。
第二张图的CH1和CH2是左下角MOS1的G和S,因为G没降下来,MOS1始终导通,在另一侧电路通电时,就会造成短路及分流,S信号的周期中间就出现了计划外的电流。这里最奇怪就是G没有翻下来,电路是对称的,难道是layout的影响?对了G信号下降较少的pulse是应该导通工作时,下降较多的pulse是另一侧应该工作时。
至于应该导通时,为什么有瞬间大电流,就只能出在LED上了,查到别人的经验说,可能是并联的电容不够,或者可以再并一个电阻,帮它放电,下一次充电时也许效果就会好,但这样就得放很大很大的电阻才不会影响LED们正常工作吧。
了解opa现在的工作过程以后,有个疑问,输出在满偏和0之间切换,工作在非线性区,还能以虚短虚断来分析吗?那么这个VCCS的功能也就不能保证了吧。应该换opa使其工作在线性区?
[ 本帖最后由 jelly_bessie 于 2011-9-2 07:14 编辑 ] |