6090|4

79

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

求助:我的6713运算速度不够快 [复制链接]

我用的6713的DSP,应用在滤波领域,涉及到大量双精度浮点型的矩阵运算。
我的程序是用C语言编写的,现在发现在处理矩阵相乘的时候,程序运算速度特别慢。通过查看资料,我把矩阵乘法循环体内的FOR语句并行写出来,发现速度有所提高。但还是达不到要求。
请问各位大侠,还有什么提高程序运算速度的方法么?有没有什么寄存器设置,可以提高程序访问内存的速度?

最新回复

在FPGA里面模拟的SDRAM控制器,效率可以达到70%,就是说主时钟为100M的SDRAM,存取速度可以达到70M,但是我们发现在6713对SDRAM操作的时候速度远远小于用FPGA做到的速度,最多只有15-20M,这点不好理解,不知道有没有更好的办法可以提高C6713对SDRAM的访问速度。如果是按照提高CACHE的使用来做的话,对程序代码是有效的,但是对于真实的要存放实际数据的处理是没有效的,因为CACHE是不能减少我对SDRAM的存取的。   详情 回复 发表于 2008-11-25 02:54
点赞 关注
 

回复
举报

66

帖子

0

TA的资源

一粒金砂(初级)

沙发
 
有能力得话可以尝试写汇编。。。毕竟汇编是王道。
1:数据存储最好放在片内,dsp对sdram得操作会有25个周期得延时
2:把代码段拿出来,写成子程序调用,加相关编译信息
3:用汇编,实践发现,用汇编实践至少可以缩短到原来得1/3。但较难,到目前只能做到循环核为两个周期。。。。主要是流水延时安排,资源安排和生命太长问题不好解决

 
 

回复

82

帖子

0

TA的资源

一粒金砂(初级)

板凳
 
以release方式编译至少还可以编译器内部优化一下!!
 
 
 

回复

62

帖子

0

TA的资源

一粒金砂(初级)

4
 
如果要用SDRAM呢?SDRAM有没有办法可以提高访问速度
 
 
 

回复

92

帖子

0

TA的资源

一粒金砂(初级)

5
 
在FPGA里面模拟的SDRAM控制器,效率可以达到70%,就是说主时钟为100M的SDRAM,存取速度可以达到70M,但是我们发现在6713对SDRAM操作的时候速度远远小于用FPGA做到的速度,最多只有15-20M,这点不好理解,不知道有没有更好的办法可以提高C6713对SDRAM的访问速度。如果是按照提高CACHE的使用来做的话,对程序代码是有效的,但是对于真实的要存放实际数据的处理是没有效的,因为CACHE是不能减少我对SDRAM的存取的。


 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条
艾睿电子& Silicon Labs 有奖直播 | 全新蓝牙信道探测:从技术创新到实际应用
直播时间:3月12日(周三)上午10:00
直播奖励:多功能榨汁机、蓝牙音箱、手机支架

查看 »

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表