4781|5

76

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

关于DSP和FPGA共享SDRAM的疑问! [复制链接]

我的一块处理板打算用AD+6713+FPGA+SDRAM
想通过FPGA将AD的数据存到SDRAM,然后6713去SDRAM取数来进行处理
FPGA和DSP共享SDRAM存储器(通过EMIF的ED[31:0])

有一些疑问:
1.DSP访问SDRAM,可以通过设计寄存器刷新SDRAM并实现数据存储,而FPGA是否也需要设计SDRAM控制器呢?
2.如果FPGA需要SDRAM控制器,那SDRAM的刷新到底应该由谁来控制呢?
3.如何有效地解决FPGA和DSP共用SDRAM所可能带来的总线竞争的问题?


谢谢各位!

最新回复

不知楼主有没解决这问题呀? 我也正在做这块,楼主弄懂啦,能否分享下怎么解决的! 谢啦!  详情 回复 发表于 2012-5-14 21:19
点赞 关注
 

回复
举报

88

帖子

0

TA的资源

一粒金砂(初级)

沙发
 
用FPGA内部的RAM块写个FIFO或者双口RAM,与DSP共享即可,何必另外加SDRAM?
 
 

回复

23

帖子

0

TA的资源

一粒金砂(初级)

板凳
 
主要是前端的采样率有点高,而且我需要用来处理的数据长度较大!
所以需要考虑用SDRAM!
 
 
 

回复

80

帖子

0

TA的资源

一粒金砂(初级)

4
 
比较难弄。
刷新最好单独用fpga做个模块控制。
使6713和fpga看过去都像普通ram就好办多了,
否则你用6713刷新则fpga控制时,刷新就用问题。

要不你用fpga控制sdram,fpga单独使用sdram,
把6713的数据线和控制线接到fpga上。
 
 
 

回复

73

帖子

0

TA的资源

一粒金砂(初级)

5
 
恩,非常感谢你的解答
看来还是按照你的方法来做比较稳妥一点!
 
 
 

回复

3

帖子

0

TA的资源

一粒金砂(中级)

6
 
不知楼主有没解决这问题呀?
我也正在做这块,楼主弄懂啦,能否分享下怎么解决的!
谢啦!
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表