14967|4

6892

帖子

0

TA的资源

五彩晶圆(高级)

楼主
 

verilog中有符号数和无符号数运算需要注意的问题 [复制链接]

verilog中最简单的加减乘除运算对于有符号数和无符号数其实是有很大区别的,现总结几点如下:
例子:对输入a,b取平均值,然后赋值给c输出
     always @(posedge clk)
        c<=(a+b)>>1;

1. a,b均为无符号数,结果正确

2. a,b中一个为有符号数(a),另一个为无符号数(b),编译器会自动将无符号数(b)转换成有符号数,这样就成了2个有符号数之间的 运算了,结果是个有符号数,此时
1> 如果a+b结果为正数(最高位为0),那么结果正确
2> 如果a+b结果为负数(最高位为1),那么结果错误,因为移位运算新移入的位将用0来填补,此时负数将变为正数,显然 错误。

所以综上,在进行有符号数运算的时候,最好像如下这样写:
reg signed [3:0] a;
reg signed [3:0] b;
reg signed [3:0] c;
 always @(posedge clk)
c<=(a+b)/2;
这样就可以避免不必要的错误
此帖出自FPGA/CPLD论坛

最新回复

楼主节日快乐!祝愿爱好技术的楼主新的一年,技术进步财源广进!!!  详情 回复 发表于 2017-12-27 13:22
点赞 关注
 

回复
举报

6892

帖子

0

TA的资源

五彩晶圆(高级)

沙发
 

怎么没人顶!这么好的资料!

此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 

回复

1

帖子

0

TA的资源

一粒金砂(中级)

板凳
 

我的看法

如果用(a+b)/2的话,就使用了除法,多耗费了资源。

比较好的办法是:

如果要计算C<=(A+B)<<1;

D<=A+B;(假设结果是8位)

C<=D(7) & D(7 DOWNTO 1);

哈哈哈

此帖出自FPGA/CPLD论坛
 
 
 

回复

1

帖子

0

TA的资源

一粒金砂(初级)

4
 
直接写C<=(A+B)<<<1,就可以,算术移位
此帖出自FPGA/CPLD论坛
 
 
 

回复

202

帖子

0

TA的资源

一粒金砂(中级)

5
 
楼主节日快乐!祝愿爱好技术的楼主新的一年,技术进步财源广进!!!
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表