3999|3

6892

帖子

0

TA的资源

五彩晶圆(高级)

楼主
 

关于Prime Time的一个常见问题 [复制链接]

运行结果提示:
the arc between pins 'CK' and 'D' is negative, which is not allowed. To make it positive, the maximum hold value has been adjusted from 0.729405 to 0.782819.


请问:1. 修改那里,才能保证是正值。
         2. 有没有可能是时序约束没有写好造成的,和设计无关呢?
         3. the maximum hold value has been adjusted from 0.729405 to 0.782819. 是已经自动修改过的意思吗?
此帖出自FPGA/CPLD论坛

最新回复

楼上是啥意思? 看不懂  详情 回复 发表于 2011-1-24 19:44
点赞 关注
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 

回复
举报

569

帖子

0

TA的资源

一粒金砂(高级)

沙发
 
应该是你的时序约束不欠当,导致PT做路径时序分析时遇到问题。

运行结果显示的D信号是不是顶层模块的外部输入?如果是,input_delay如何设置的?

D信号与clk是否是同时钟域的?
此帖出自FPGA/CPLD论坛
 
 

回复

1

帖子

0

TA的资源

禁止访问

板凳
 
提示: 作者被禁止或删除 内容自动屏蔽
 
 
 

回复

569

帖子

0

TA的资源

一粒金砂(高级)

4
 

楼上是啥意思? 看不懂

此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表