8769|2

569

帖子

0

TA的资源

一粒金砂(高级)

楼主
 

如何对Quartus II生成的TOP顶层文件进行仿真? [复制链接]

如何对Quartus II生成的TOP顶层文件进行仿真?TOP中有几个自己写的模块。TOP.vhd是由Create HDL design for current file生成的,请问如何对TOP.vhd进行仿真?
此帖出自FPGA/CPLD论坛

最新回复

在网上  下个视频教程哈····  详情 回复 发表于 2010-10-14 10:07
点赞 关注
 

回复
举报

531

帖子

0

TA的资源

一粒金砂(高级)

沙发
 
找本教程吧,很容易的
此帖出自FPGA/CPLD论坛
 
 

回复

14

帖子

0

TA的资源

一粒金砂(初级)

板凳
 
在网上  下个视频教程哈····
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表