此帖出自嵌入式系统论坛
最新回复
大家都说这么清楚了我来画个图吧
上位|CPLD|--->400 小灯
这个比较简单,不过要看脚够不够了,不够用FPGA
不过有点浪费
上位|CPLD|--->|CPLD| 100小灯
|->|CPLD| 100小灯
|->|CPLD| 100小灯
|->|CPLD| 100小灯
这个比较可行,片子可选的也多,电路板布线也不难
上位|单片机|--->|(CPLD)| 20seg -> 然后一个seg对应一个灯
|->|(CPLD)| 20seg
|->|(CPLD)| 20seg
。 。
。 。
。 。
|->|(CPLD)| 20seg
单片机,外挂这么多 seg可能比较吃力,中间加了(CPLD),是可选,
其实也可用小的单片机来做,不管(CPLD)还是单片机,都需要写地址解码的功能
此外6楼的老兄提的很好啊,搂主是什么灯,电够不够啊
详情
回复
发表于 2007-10-19 13:23
| ||
|
||
此帖出自嵌入式系统论坛
| ||
|
||
| |
|
|
| |
|
|
此帖出自嵌入式系统论坛
| ||
|
||
| |
|
|
| |
|
|
| |
|
|
| |
|
|
| |
|
|
此帖出自嵌入式系统论坛
| ||
|
||
EEWorld Datasheet 技术支持