BLOCK DIAGRAM |
1 |
BLOCK DIAGRAM 页请根据实际产品进行更新 |
建议 |
POWER TREE |
1 |
POWER TREE红色部分电源具有默认的电压和上电时序,SOC部分的电源分配不能调整。 |
必须遵守 |
|
2 |
确保FLASH/LCD/TP/EPHY/WIFI等外设的电压与DCDC、LDO电源电压匹配。 |
建议 |
|
3 |
确保DCDC、LDO各路电源的负载能力满足外设的需求。 |
必须遵守 |
|
4 |
POWER TREE 页请根据实际产品进行更新 |
建议 |
POWER (DCDC、LDO) |
1 |
DCDC、LDO选型可以参考原理图;若使用原理图选型,电容按推荐设计,不要随意更改。 |
必须遵守 |
|
2 |
DCDC电源电感选型必须满足该路电源的电流需求。 |
必须遵守 |
|
3 |
评估好各路电源的工作电压和最大工作电流,并必须在各路DCDC、LDO电源上标注清楚,以便PCB layout设计走线。 |
必须遵守 |
|
4 |
VDD_IO1、VDD_IO2、VDD_IO_5VTOL在使用外部DCDC/LDO进行供电时,为避免时序错误造成IC漏电,必须使用VDD_3V3电源对外部DCDC/LDO进行时序控制。 |
必须遵守 |
|
5 |
VDD_DSP电源建议预留一路外部LDO进行供电。 |
建议 |
|
6 |
若有其特殊待机场景或者供电需求,请列出让全志FAE确认。 |
必须遵守 |
SOC |
1 |
晶振部分的电路设计必须符合参考设计,串并接电阻不能删除,并联电容不能随意更改。 |
必须遵守 |
|
2 |
选用的晶振工作温度必须符合产品设计工作温度。 |
建议 |
|
3 |
SOC部分的电源滤波电容必须与参考设计相同,不能修改容值,也不能删减个数,且要备注靠近SOC pin放置。 |
必须遵守 |
|
5 |
CHIP-PWD和RESET信号上必须接1nF下地电容,靠近SOC PIN放置。 |
必须遵守 |
|
6 |
为避免SOC启动时误进入升级状态,PA1/FEL0和PA2/FEL1 不能同时接下拉对地电阻。 |
必须遵守 |
|
7 |
SOC的系统功能配置脚必须正确无误,无特殊需求可以保持与标案设计一致。 |
必须遵守 |
|
8 |
GPIO口使用时,需确保GPIO口电平匹配,若需要加上拉电阻,需保证上拉电压为其供电电压域,防止有漏电情况发生。 |
必须遵守 |
FLASH |
1 |
R128-S1/S2默认使用内置FLASH,此时VDD-IO1必须使用3.3V电源。 |
必须遵守 |
|
2 |
R128-S3无内置FLASH,必须使用外置FLASH、EMMC器件,建议使用PB口作为存储介质启动端口。 |
建议 |
|
3 |
R128可通过boot_sel烧码选择不同的启动介质与启动端口,具体烧码值建议联系全志FAE。 |
建议 |
|
4 |
FLASH、EMMC的物料选型必须采用全志AVL支持列表里面的型号。 |
建议 |
RGB |
1 |
R128支持RGB接口,使用时需保证LCD的IO电压与SOC端的IO电压保持一致,若不一致,必须做电平转换处理,建议使用3.3V IO电平。 |
必须遵守 |
|
2 |
确保LCD的背光电路与LCD的规格匹配,反馈电路必须采用精度为1%的电阻,电流采样电阻精度必须为1%,封装满足功率需求。 |
必须遵守 |
|
3 |
确保LCD的正负压电源与LCD的规格匹配。 |
必须遵守 |
|
4 |
必须在原理图中标注清楚LCD部分电源的工作电压和最大工作电流,以便PCB layout设计。 |
建议 |
CTP |
1 |
CTP的I2C必须接上拉电阻,CTP与SOC的IO电平必须匹配。 |
必须遵守 |
|
2 |
CTP的供电合理,不能存在漏电情况。 |
必须遵守 |
AUDIO |
1 |
AVCC/VRA1/VRA2的AGND通过0R电阻单点到GND |
必须遵守 |
|
2 |
Audio codec所有外围电阻以及电容的参数不能修改。 |
必须遵守 |
|
3 |
所有喇叭、LINEIN、MIC接口必须接ESD器件,且靠近座子摆放。 |
建议 |
|
4 |
单喇叭的默认使用LINEOUTLP/N信号。 |
必须遵守 |
|
5 |
MIC单端或差分配置是否正确。 |
必须遵守 |
|
6 |
功放的使能脚必须要有下拉电阻,推荐值为100K。 |
必须遵守 |
|
7 |
建议在原理图中标注清楚AUDIO部分电源的工作电压和最大工作电流,以便PCB layout设计。 |
建议 |
USB |
1 |
USB接口支持OTG/HOST功能,USB电源建议通过限流开关进行控制。 |
建议 |
|
2 |
USB接口必须挂ESD器件,USB D+/D-必须使用容抗小于5PF的ESD器件。 |
必须遵守 |
|
3 |
USB-DP/DM建议预留串接电阻位置,建议阻值5Ω。 |
建议 |
|
4 |
USB具有OTG功能,USB-ID的设计必须参考标案原理图设计。 |
建议 |
|
5 |
必须在原理图中标注清楚USB信号线的走线阻抗要求,以便PCB layout设计。 |
建议 |
|
6 |
必须在原理图中标注清楚USB电源的最大工作电流,以便PCB layout设计。 |
建议 |
CARD |
1 |
SDC0-CLK信号需串接33R电阻,并靠近SOC摆放。 |
必须遵守 |
|
2 |
SDC0所有信号都不需要外接上拉,禁止使用外部上拉。 |
建议 |
|
3 |
SD接口所有信号需挂ESD器件,若支持SD3.0高速模式,其中CLK、CMD、DATA信号的ESD器件容抗必须小于5PF。SD2.0需小于35PF。 |
必须遵守 |
|
4 |
Card-DET信号建议串1K电阻,提高系统ESD |
必须遵守 |
|
5 |
建议在原理图中标注清楚TF卡信号线的走线阻抗要求,以便PCB layout设计。 |
建议 |
|
6 |
建议在原理图中标注清楚CARD电源的最大工作电流,以便PCB layout设计。 |
建议 |
WIFI/BT |
1 |
WIFI射频走线需靠近天线部分,要求平滑走线,远离电源、LCD电路、摄像头、马达、功放、USB等易产生干扰的模块。 |
必须遵守 |
|
2 |
天线馈线阻抗控制50ohm,为了增大线宽减少损耗,通常馈线相邻层挖空,隔层参考参考平面需要是完整地,同层地距离天线馈线距离保持一致,两边多打地过孔; |
必须遵守 |
|
3 |
WiFi的天线需预留π型滤波电路,便于天线匹配调试。 |
必须遵守 |
|
4 |
必须在原理图中标注清楚射频信号线的走线阻抗要求,以便PCB layout设计。 |
建议 |
KEY |
1 |
GPADC网络的采样范围为0-1.08V,需保证任意两个按键按下时GPADC电压差必须>=0.2V。 |
必须遵守 |
|
2 |
GPADC按键阻值建议和参考设计保持一致,采用1%的高精度电阻; |
必须遵守 |
|
4 |
GPADC按键建议保留去抖电容和ESD器件。 |
建议 |
|
5 |
FEL、RESET按键建议保留去抖电容和ESD器件。 |
建议 |
DEBUG |
1 |
UART0调试接口必须保留,建议串接100ohm电阻。 |
必须遵守 |
|
2 |
JTAG调试接口预留测试点 |
建议 |
ESD |
1 |
复位信号在靠近AP端,必须保留一个对GND的滤波电容,容值固定选择1nF。 |
建议 |
|
2 |
部分与外部直连或者裸露的接口,如speaker、MIC、耳机、USB、TF、DCIN等,必须加上ESD器件 。 |
必须遵守 |
|
3 |
所有按键必须挂ESD器件。 |
必须遵守 |
DRC |
1 |
所有电气规格检查必须无ERROR,所有WARNING与QUESTION必须逐一确认合理,不合理的问题项需要优化处理。 |
建议 |
|
2 |
所有物理规格检查必须无ERROR,所有WARNING与QUESTION必须逐一确认合理,不合理的问题项需要优化处理。 |
建议 |