登录注册
论坛
一粒金砂(中级)
43
0
邀请:@maychang @huo_hu 参与回复
image.png (136.36 KB, 下载次数: 0) 下载附件 保存到相册 2022-11-27 20:52 上传
image.png (136.36 KB, 下载次数: 0)
下载附件 保存到相册
2022-11-27 20:52 上传
图一 image.png (193.77 KB, 下载次数: 0) 下载附件 保存到相册 2022-11-27 20:53 上传
image.png (193.77 KB, 下载次数: 0)
2022-11-27 20:53 上传
图二
书上描述:
image.png (154.02 KB, 下载次数: 0) 下载附件 保存到相册 2022-11-27 20:54 上传 疑问(有点不太确定):我的分析:当低电平输入时,与端视为两个二极管变联和一个输入时的一个二极管一样限制两端电压,流出的电流是一样的所以是按器件数目是3倍?
image.png (154.02 KB, 下载次数: 0)
2022-11-27 20:54 上传
当高电平输入时,与端视为两个反向的电流流入,所以是6倍?
扫一扫,分享给好友
超级版主
2万
这是TTL门电路,其输出是集电极开路结构。
前级输出低电平,所有并联输入端都流过电流(经T5'到地)。但流过负载电阻(上拉电阻)的电流并不需要随输入端数量增加,所以不必用较小的数值。
前级输出高电平,所有并联输入端均没有电流(TTL芯片输入端开路就是输入高电平),所以负载电阻也不必用较小的数值。
查看全部赞赏
zzjzzjzzj
版主
1万
142
OC门的上拉电阻取值与后级电路相关,其极小值则由OC输出级的电流承载能力决定。
75
输入低电平情况下:
image.png (27.26 KB, 下载次数: 0) 下载附件 保存到相册 2022-11-28 09:46 上传
image.png (27.26 KB, 下载次数: 0)
2022-11-28 09:46 上传
无论输入端单独接低电平,还是并联后接入低电平,流过T1基极电阻的电流I1是定值(因T1的基极被钳位在一个固定数值上,约~1V)。因T1集电极无电流,流入T1基极的电流等于两个输入端流出的电流之和。
image.png (38.13 KB, 下载次数: 0) 下载附件 保存到相册 2022-11-28 09:53 上传 输入高电平情况下:
image.png (38.13 KB, 下载次数: 0)
2022-11-28 09:53 上传
此时它的前级T5管截止,电流不会流入前级。所有电流经RL流入本级T1的发射极,连结几个发射极,电流就是几倍。
davidzhu210 发表于 2022-11-28 09:40 输入低电平情况下: 无论输入端单独接低电平,还是并联后接入低电平,流过T1基极电阻的电流I ...
谢谢大佬,耐心解答 014543A3.png (3.08 KB, 下载次数: 0) 下载附件 保存到相册 2022-11-28 16:35 上传
014543A3.png (3.08 KB, 下载次数: 0)
2022-11-28 16:35 上传
发表回复 回帖后跳转到最后一页
论坛威望大于30000或网友提名:坛子里公认的技术导师
EEWorld Datasheet 技术支持
查看 »