加速计算卡设计资料:519基于ZU19EG的4路100G 网络 DPU的PCIe 加速计算卡
[复制链接]
基于ZU19EG的4路100G 网络 DPU的PCIe 加速计算卡
|
2022-10-28 14:13 上传
图 2:ZU19EG板卡原理框图
二、主要功能和性能
板卡功能
|
参数
|
内容
|
PL端
|
FMC
|
2路 FMC HPC,ASP-134486-01
每路 8路GTH,LA 定义
|
光纤
|
4路QSFP28+,可配置100G、40G以太网、Aurora、RapidIO协议
|
DDR4
|
2组 64-bit/4GB,2666MT/s
|
PCIe Gen3 x16
|
支持PCIe3.0协议;
|
PS端
|
DDR
|
DDR4,64-bit/4GB,2400MT/s;
|
QSPI Flash
|
QSPI x4 NorFlash,每片容量512Mb
|
EMMC
|
64Gb
|
SD Card
|
提供16GB SD卡; M.2的SATA接口
|
存储
|
SPI接口的DataFlash 16Mb
|
CAN FD控制器
|
2路CAN
|
Display Port
|
支持Display Port 1.2a协议标准,仅支持对外输出
|
USB
|
1路USB3.0
|
网络
|
2路千兆以太网,RJ45接口
|
RS232
|
2路RS232调试串口
|
IO
|
一组4位用户自定义拨码开关,8个3.3V IO
|
板卡尺寸
|
标准PCIe 全高 2/3长
|
板卡重量
|
(含散热片)
|
板卡供电
|
电压:+12VDC±10%@5A
|
板卡功耗
|
60W
|
工作温度
|
Industrial -20℃到+65℃
|
三、软件支持:
- ● PS端QSPI加载测试代码;
- ● PS端EMMC加载测试代码;
- ● PS端SD卡加载测试代码;
- ● PS端DDR4读写测试代码;
- ● PS端千兆网口收发测试代码;
- ● PS端RS232接口读写测试代码;
- ● PS端CAN接口读写测试代码;
- ● PS端DisplayPort接口测试代码;
- ● PS端USB3.0接口读写测试代码;
- ● PL端SPI接口的DataFlash读写测试代码;
- ● PL端4组 QSFP28+接口ibert模式测试代码;
- ● PL端的DDR读写测试代码
- ● PL端PCIe Gen3 x16 XDMA接口测试软件;
- ● 其它GPIO信号连通性测试代码;
四、应用领域:
高速信号处理, 光纤接入,加速计算
VX: orihard2014
|
|
标签: 车载雷达信号处理, 高速信号处理, 光纤加速计算, 加速计算卡, ZU19EG开发板
|