2774|28

3252

帖子

0

TA的资源

五彩晶圆(中级)

楼主
 

给单片机供电的电压怎么做到最高级别的稳定性? [复制链接]

 

给单片机供电的电压怎么做到最高级别的稳定性?比如3.3V,LDO输出后增加一些电容。一般是10uF+0.1uF,还有哪些办法可以提高供给单片机电源的稳定性?因为单片机要ADC采样(单片机内部基准做参考),而有些传感器也需要很精准很稳定的电压

最新回复

ADC的精度一般很容易符合要求,主要是稳定电源和减少外围电路的温漂作用。 提高电源稳定和基准都比较容易,个人注意到采样的干扰主要来自合理的采样频率和采样“时机”,不是采样速度越低越好,也不是一定要采样很多次平均才能提高精度,例如,采样前的通讯、PWM、外围供电等操作一定要和ADC启动保持一定的时间间隔,这个间隔主要看“电源”的波动恢复速度,建议USART、蓝牙等通讯后一定要空大约10us-10ms,否则用再高精度ADC都没用,即使采样10次以上,也无法提高精度。 有兴趣的可以试试,本人深深的领教了。   详情 回复 发表于 2022-10-19 15:48
点赞 关注
 
 

回复
举报

6069

帖子

4

TA的资源

版主

沙发
 

这个主要是考虑纹波吧。

外界干扰大的话还要考虑emc。

 

点评

怎么做到电压准  现在问的是  详情 回复 发表于 2022-10-14 16:13
 
 
 

回复

1万

帖子

25

TA的资源

版主

板凳
 

ADC要高精度不能依赖VCC,需要独立的基准。

点评

用的内部基准啊   难道搞一个431吗   一点空间都没了  一个电容也挤不进去了  详情 回复 发表于 2022-10-14 16:14
对的,给的基准源非常稳定准确的话一般ADC就差不多,而且ADC的精度也要高啊,不然你的精度比供电抖动都大,那基准源好也没用。  详情 回复 发表于 2022-10-14 01:10
 
 
 

回复

1237

帖子

66

TA的资源

纯净的硅(中级)

4
 

用低纹波的LDO

点评

你有哪些推荐  详情 回复 发表于 2022-10-14 16:15
 
 
 

回复

6060

帖子

6

TA的资源

版主

5
 

LDO的纹波一般都不大,一种是使用独立的基准,电源方面考虑就只能LDO后边不连接其他功率需求大的器件

点评

LDO电流小  后面也不可能挂大的负载啊  详情 回复 发表于 2022-10-14 16:17
 
 
 

回复

539

帖子

1

TA的资源

纯净的硅(中级)

6
 
dcexpert 发表于 2022-10-13 17:29 ADC要高精度不能依赖VCC,需要独立的基准。

对的,给的基准源非常稳定准确的话一般ADC就差不多,而且ADC的精度也要高啊,不然你的精度比供电抖动都大,那基准源好也没用。

 
 
 

回复

2870

帖子

4

TA的资源

五彩晶圆(中级)

7
 

个人经验,MCU的ADC除了TI、NXP、ST的芯片,在有外置基准的情况下精度可以非常的高。但是也无法达到外置ADC芯片的精度。(除TI的电池供电的情况外,其它MCU没有做过不知道),测试过的国产的都拉稀。尤其是某糖的、xSTC的MCU直接就是灾难。

 
 
 

回复

6773

帖子

2

TA的资源

版主

8
 

如果要求真的高,用外部ADC芯片。单片机自带的说实话都不咋地。

点评

关键是板子尺寸有限  一个电阻都挤不进去了  详情 回复 发表于 2022-10-14 16:15
 
 
 

回复

122

帖子

2

TA的资源

一粒金砂(高级)

9
 

0V的走线也很重要。

点评

除了铺铜  你有何良策  详情 回复 发表于 2022-10-14 16:15
 
 
 

回复

3252

帖子

0

TA的资源

五彩晶圆(中级)

10
 
damiaa 发表于 2022-10-13 17:09 这个主要是考虑纹波吧。 外界干扰大的话还要考虑emc。  

怎么做到电压准  现在问的是

 
 
 

回复

3252

帖子

0

TA的资源

五彩晶圆(中级)

11
 
dcexpert 发表于 2022-10-13 17:29 ADC要高精度不能依赖VCC,需要独立的基准。

用的内部基准啊   难道搞一个431吗   一点空间都没了  一个电容也挤不进去了

点评

内部基准一般精度也比较低  详情 回复 发表于 2022-10-14 17:30
 
 
 

回复

3252

帖子

0

TA的资源

五彩晶圆(中级)

12
 

你有哪些推荐

点评

ADI出的ADP150看看,只有几个uV纹波  详情 回复 发表于 2022-10-14 19:58
 
 
 

回复

3252

帖子

0

TA的资源

五彩晶圆(中级)

13
 
wangerxian 发表于 2022-10-14 11:50 如果要求真的高,用外部ADC芯片。单片机自带的说实话都不咋地。

关键是板子尺寸有限  一个电阻都挤不进去了

点评

做的穿戴式设备?硬件实在不好解决,可以考虑采用软件滤波解决。  详情 回复 发表于 2022-10-14 16:54
 
 
 

回复

3252

帖子

0

TA的资源

五彩晶圆(中级)

14
 
baopodao 发表于 2022-10-14 14:01 0V的走线也很重要。

除了铺铜  你有何良策

 
 
 

回复

3252

帖子

0

TA的资源

五彩晶圆(中级)

15
 
秦天qintian0303 发表于 2022-10-13 21:30 LDO的纹波一般都不大,一种是使用独立的基准,电源方面考虑就只能LDO后边不连接其他功率需求大的器件

LDO电流小  后面也不可能挂大的负载啊

点评

这个大的负载是相对,例如LDO的输出是150mA,单片机大概需要40mA,这个时候后边的负载就不能超过110mA,还是峰值的  详情 回复 发表于 2022-10-15 10:30
 
 
 

回复

6773

帖子

2

TA的资源

版主

16
 
QWE4562009 发表于 2022-10-14 16:15 关键是板子尺寸有限  一个电阻都挤不进去了

做的穿戴式设备?硬件实在不好解决,可以考虑采用软件滤波解决。

点评

智能穿戴  板子很有限  详情 回复 发表于 2022-10-17 13:56
 
 
 

回复

1万

帖子

25

TA的资源

版主

17
 
QWE4562009 发表于 2022-10-14 16:14 用的内部基准啊   难道搞一个431吗   一点空间都没了  一个电容也挤不进去了

内部基准一般精度也比较低

 
 
 

回复

1237

帖子

66

TA的资源

纯净的硅(中级)

18
 

ADI出的ADP150看看,只有几个uV纹波

点评

有没有电荷泵推荐?体积不能大于SOT23-5,输入电压小于等于4.2V,输出电压3.3V。我这里不是用的LDO  因为电池很小  用的是电荷泵 这样可以使得电池容量的利用率更高  满足一次或者一个晚上使用的需求  详情 回复 发表于 2022-10-17 14:02
 
 
 

回复

6060

帖子

6

TA的资源

版主

19
 
QWE4562009 发表于 2022-10-14 16:17 LDO电流小  后面也不可能挂大的负载啊

这个大的负载是相对,例如LDO的输出是150mA,单片机大概需要40mA,这个时候后边的负载就不能超过110mA,还是峰值的

个人签名

在爱好的道路上不断前进,在生活的迷雾中播撒光引

 
 
 

回复

4771

帖子

12

TA的资源

版主

20
 

挂大点的电容

 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
推荐帖子
芯片封装技术

芯片封装技术 自从美国Intel公司1971年设计制造出4位微处a理器芯片以来,在20多年时间内,CPU从Intel4004、80286、80386、80486 ...

ESD问答

本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 1、问:为什么有些ESD地线有阻抗而有些没有呢?  答:ESD地线的目的是将 ...

PCB设计技巧

PCB设计技巧

超声波测距资料与大家共享

超声波测距资料与大家共享

运放稳定性

运算放大器的稳定性设计,中文材料,不太清楚在这个论坛里有没有人上传过,要是没有会陆续更新。谢谢~~ 第一部分:环路稳定性基 ...

拥抱互联:汽车网关如何提升驾驶体验

汽车供应商和原始设备制造商正大力投资软件研发工作,以期增加新的功能和特性,从而实现自主性、电气化和连通性。但通过增加更多 ...

NVC语音ic离线常用型号!

NVC语音ic:NV020C、NV040C、NV080C、NV180C 分别对应20秒、40秒、80秒、180秒;

【平头哥RVB2601创意应用开发】开箱+详细图片分享

首先感谢EEWORLD,感谢平头哥,通过了我参与此次平头哥RVB2601创意应用开发的名额,给了怎么好的学习机会~Thank you!同时也 ...

童诗白模电书--电流并联负反馈电路关系式为什么带一个负号

624532 如上图,我感觉不应该带负号的呀?搞不明白,哪位大佬指点一下。

高云FPGA使用DDR剩余引脚使用问题

在早期高云的DDR设计参考手册里高云FPGA DDR3的设计参考手册 ,FPGA如果使用1:4模式模式下一个差分对如果有一个引脚用作DDR,另 ...

关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表