7121|6

81

帖子

0

TA的资源

一粒金砂(初级)

楼主
 

FPGA 除法器IP核的问题 [复制链接]

我在用QUARTUS ii仿真其自带的LPM_DIVIDE核时,当输入的除数和被除数的位数比较少时,可以得到正确的结果,但是当输入的位数较多时为什么就得不到正确的结果了呢,也不是一个时钟计算一个结果,好像一直在计算。请问有没有好的多字节运算时能得出精确结果的除法器的算法!最好有程序!

最新回复

uping  详情 回复 发表于 2010-1-12 10:58
点赞 关注

回复
举报

73

帖子

0

TA的资源

一粒金砂(初级)

沙发
 
看过这个IP的文档了吗?说不定它需要多个周期才能计算出结果。有没有什么输出使能之类的信号。
FPGA上的除法器一般都不会做到单周期计算的。
 
 

回复

65

帖子

0

TA的资源

一粒金砂(初级)

板凳
 
看了一下文档哦。确实可以做到单周期计算。
这样的话,需要确认你做的仿真的级别。
是否是后仿呢?
后仿的话,正确结果同时取决于时序。
降低时钟频率也许除法器就能正常工作
 
 
 

回复

75

帖子

0

TA的资源

一粒金砂(初级)

4
 
看了,我做的是频率计程序中在求输入信号的频率时的一个公式fre_out<=clk_fre/cnt_clk*cnt_s;好像要在门控信号的下降沿实现这个运算,我觉得用时钟是不是不大好整啊!请问这位大侠整过没?
 
 
 

回复

71

帖子

0

TA的资源

一粒金砂(初级)

5
 
帮顶下、
 
 
 

回复

61

帖子

0

TA的资源

一粒金砂(初级)

6
 
我不管你拿它用来做什么
现在的问题是除法器不工作
所以我建议你自己写一个简单的除法器测试电路来测试除法器不工作是因为时钟频率太高
 
 
 

回复

70

帖子

0

TA的资源

一粒金砂(初级)

7
 
uping
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/10 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表