1,MIPI协议和联盟
MIPI协议,即移动产业处理器接口(Mobile Industry Processor Interface 简称MIPI)。MIPI是由诺基亚、ARM、意法半导体、德州仪器、英特尔、飞思卡尔等厂商联盟发起的为移动应用处理器制定的开放标准和一个规范。
随着客户要求手机摄像头像素越来越高同时要求高的传输速度传统的并口传输越来越受到挑战。提高并口传输的输出时钟是一个办法但会导致系统的EMC设计变得越来困难,增加传输线的位数是但是这又不符合小型化的趋势。采用MIPI接口的模组相较于并口具有速度快、传输数据量大、功耗低、抗干扰好的优点越来越受到客户的青睐并在迅速增长。
- MIPI协议的主要应用领域
2.5G、3G手机、PDA、PMP、手持多媒体设备
- 目前应用最为成熟的两个接口
CSI(Camera Serial Interface)一个位于处理器和显示模组之间的高速串行接口
DSI(Display Serial Interface)一个位于处理器和摄像模组之间的高速串行接口。
- DSI分层结构
DSI分四层,对应D-PHY、DSI、DCS规范、分层结构图如下:
• PHY 定义了传输媒介,输入/输出电路和和时钟和信号机制。
• Lane Management层:发送和收集数据流到每条lane。
• Low Level Protocol层:定义了如何组帧和解析以及错误检测等。
• Application层:描述高层编码和解析数据流。
- MIPI应用最广泛的物理层标准是D-PHY
MIPI DPHY有两种工作模式:HS和LP
HS:采用低压差分信号,为高速模式,传送速率80M-1Gbps
LP:单端信号,为低功耗模式,传输速率<10Mbps
- MIPI 测试
MIPI接口测试主要分为D-PHY物理层测试和逻辑层测试两部分。
- MIPI D-PHY物理层测试需要准备如下配置:
- 4G带宽示波器;
- MIPI D-PHY信号测试软件;
- 复杂信号分离软件;
- MIPI D-PHY 触发和解码软件;
- 4个4GHz以上差分探头;
- D-PHY测试夹具
- MIPI D-PHY测试项目
- Data Lane HS-TX Differential Voltages
- Data Lane HS-TX Differential Voltage Mismatch
- Data Lane HS-TX Single-Ended Output High Voltages
- Data Lane HS-TX Static Common-Mode Voltages
- Data Lane HS-TX Static Common-Mode Voltage Mismatch ΔV_CMTX(1,0)
- Data Lane HS-TX Dynamic Common-Level Variations Between 50-450 MHz
- 1.3.10 Data Lane HS-TX Dynamic Common-Level Variations Above 450 MHz
- Data Lane HS-TX 20%-80% Rise Time
- Data Lane HS-TX 80%-20% Fall Time
- Data Lane HS Entry: T_LPX Value
- Data Lane HS Entry: T_HS-PREPARE Value
- Data Lane HS Entry: T_HS-PREPARE + T_HS-ZERO Value
- Data Lane HS Exit: T_HS-TRAIL Value
- Data Lane HS Exit: 30%-85% Post-EoT Rise Time T_REOT
- Data Lane HS Exit: T_EOT Value
- Data Lane HS Exit: T_HS-EXIT Value
- HS Entry: T_CLK-PRE Value
- HS Exit: T_CLK-POST Value
- HS Clock Rising Edge Alignment to First Payload Bit
- Data-to-Clock Skew (T_SKEW[TX])
- Clock Lane HS Clock Instantaneous: UI_INST Value
- Clock Lane HS Clock Delta UI: (ΔUI) Value
MIPI测试主要采用逻辑分析仪对协议层数据进行测试,确保传输数据包没有问题。
|