本帖最后由 蓝的天 于 2019-11-21 10:51 编辑
分析VGL端负电压的产生,关键在三点:
1: 整个电路以电源负极作为参考电位(0V),电路板上与电源负极相连的地方,其电位即是参考电位(0V)。
A:实际操作中,黑表笔搭在参考电位所在位置,红表笔搭在其它测试位置时,万用表显示的读数即是红表笔所在位置的电位,简称该点的电压(严谨的表述,理解应该是:万用表显示的读数,是该点电位与参考电位位置之间的电压);
B:红表笔测试位置的电位,如果比参考电位位置的电位低的时候,万用表显示的读数是负值;红表笔测试位置的电位,如果比参考电位位置的电位高的时候,显示读数是正值。
2: Q9截止时,VDD+VL(电感电压)除了为VGH端提供电压,同时还对C65充电,充电电流流经C65和D18,因此C65两端产生电压,下端电位比上端电位高;
3: A : Q9从截止变导通后,C65的下端与C66下端连接;
B: C65两端的电压对C66充电,充电电流从C66下端流进,从C66上端流出,C66两端产生电压,C66上端的电位比下端的电位低,因为C66下端电位是0V,所以C66上端的电位是负值,即-19V,于是C66上端(VGL端)与参考电位的电位差等于:(-19V)-(0V)= -19V.
|