2684|1

23

帖子

0

TA的资源

一粒金砂(中级)

楼主
 

FPGA加载程序后不能复位,求解!!!! [复制链接]

有人遇到过这样的情况吗:新做的板子,在板子上刚开始跑流水灯检验板子基本功能正常与否时出现如下情况,FPGA加载程序后开关的状态完全对复位没有影响。复位为低电平复位,开关打开时复位管脚为3.3V(为加载程序时),闭合开关,复位管脚为0V。具体情况如下表所示。请各位大神帮忙解答下是什么原因引起的?谢了!
复位开关断开,测电压V 复位开关闭合,测电压V 备注
reset 3.307 0 未加载程序
reset ~1(大约1V) 0 加载程序后
位置 备注
reset bank2
re_configure bank2 不论是否加载程序,能正常工作
led bank0

此帖出自FPGA/CPLD论坛
点赞 关注
 

回复
举报

23

帖子

0

TA的资源

一粒金砂(中级)

沙发
 
目前自己只能把问题归结为FPGA的I/O与外部上拉、下拉电阻之间的关系。因为通过软件约束了I/O口,使用了内部上拉电阻后,就可以正常复位了。
还请相关深入理解上下拉电阻与FPGA的I/O引脚电压的大神帮忙解答一下呀。或者我把问题没有归结对?请指点!
此帖出自FPGA/CPLD论坛
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/9 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表