用于高速I/O接口的ESD保护设计有两个主要的考虑因素:
● 用于高速I/O接口的ESD保护电路必需足够稳健,要能够有效地保护内部电路的薄栅极氧化层避免ESD应力的损坏
● 必需最大限度地减小可引起电路性能高速退化的ESD保护器件寄生效应
业界朝分立元件小型化的趋势方兴未艾,常常给设计人员带来困难,耗时的工程样品构建和返工难题,以及制造工艺控制问题。
ChipSESD保护器件
TE Connectivity的ChipSESD器件可以满足高速I/O应用的必备要求,还有助于缓减组件和制造难题。如图2所示,ChipSESD器件可以用于将可能有害的电荷转换离开敏感电路,并且帮助保护系统避免故障。
图2. ChipSESD器件帮助保护敏感电路避免ESD损坏 ChipSESD器件结合了有源硅器件和传统的表面安装技术(SMT)无源封装配置的优势,与传统的半导体封装ESD器件相比,它们可以更方便地安装和返工。
ChipSESD 器件在8x20μs浪涌下具有2A浪涌额定电流和10kV额定接触放电电压。该器件的低泄漏电流(最大值1.0μA)可以减少功耗,而且快速响应时间(<1ns)可以帮助设备通过IEC61000-4-2的 level 4测试。ChipSESD 器件具有4.0pF (0201封装) 和4.5pF (0402 封装) 输入电容,适用于广泛的移动设备应用。
除了小外形尺寸(0201和0402尺寸),ChipSESD器件的双向运作亦便于贴装在印刷电路板上,而没有方向限制,并且可以省去极性检测。无源封装允许器件安装在PCB上之后进行简便的焊接检测,有别于在器件底部使用焊盘的传统ESD二极管封装。
结论
从工厂车间至用户家中,电子设备随时随地都可能会遭受静电损坏。ESD瞬态现象可能破坏设备的运作,或者导致潜在的损坏。小外形尺寸的低电容 ChipESD 器件为这些问题提供了简单的高成本效益解决方案。
|