14727|8

6892

帖子

0

TA的资源

五彩晶圆(高级)

楼主
 

quartus 中编译的一个小问题,请各位达人帮看下~~~ [复制链接]

程序:
module Ser_Par_Conv_32(Data_out,write,Data_in,En,clk,rst);
output [31:0] Data_out;
output        write;
input         Data_in;
input         En,clk,rst;
parameter     S_idle=0;
parameter     S_1=1;
reg           state,next_state;
reg  [4:0]    cnt;
reg           Data_out;
reg           shift,incr;
always @(posedge clk or posedge rst)
  if(rst) begin state<=S_idle;cnt<=0;end
  else state<=next_state;
always @(state or En or write) begin
  shift=0;
  incr=0;
  next_state=state;
  case(state)
    S_idle:  if(En) begin next_state=S_1;shift=1;end
    S_1:     if(!write) begin shift=1;incr=1;end
             else if(En) begin shift=1;incr=1;end
             else begin next_state=S_idle;incr=1;end
  endcase
end
always @(posedge clk or posedge rst)
  if(rst) begin cnt<=0;end
  else if(shift)Data_out<={Data_in,Data_out[31:1]};
  
  assign write=(cnt==31);
endmodule  

报错:
Error (10053): Verilog HDL error at Ser_Par_Couv_32.v(28): can't index object "Data_out" with zero packed or unpacked array dimensions
Error: Quartus II Analysis & Synthesis was unsuccessful. 1 error, 1 warning
        Error: Peak virtual memory: 169 megabytes
        Error: Processing ended: Sat May 08 00:20:12 2010
        Error: Elapsed time: 00:00:03
        Error: Total CPU time (on all processors): 00:00:01
Error: Quartus II Full Compilation was unsuccessful. 3 errors, 1 warning
此帖出自FPGA/CPLD论坛

最新回复

虽然说不出为什么,但是的确需要把reg Data_out;改为reg [31:0] Data_out;  详情 回复 发表于 2016-8-7 21:16
点赞 关注
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 

回复
举报

1

帖子

0

TA的资源

一粒金砂(初级)

沙发
 

我也遇到了

can't index object "  " with zero packed or unpacked array dimensions

怎么解决

此帖出自FPGA/CPLD论坛
 
 

回复

80

帖子

0

TA的资源

一粒金砂(中级)

板凳
 
next_state=state;
是多余的吧
把reg Data_out;
改为reg [31:0] Data_out;看看
此帖出自FPGA/CPLD论坛
 
 
 

回复

255

帖子

0

TA的资源

一粒金砂(中级)

4
 

回复 板凳 stepan 的帖子

端口定义时,已经说明Data_out是32位的了。
好像不需要在定义为32位的寄存器了。
此帖出自FPGA/CPLD论坛
 
 
 

回复

255

帖子

0

TA的资源

一粒金砂(中级)

5
 

我弄错了,是需要将reg Data_out; 改为reg [31:0] Data_out。

 LZ的代码还有个小错误,您在两个always块中对cnt赋值了。

[ 本帖最后由 swfc_qinmm 于 2011-4-18 20:04 编辑 ]
此帖出自FPGA/CPLD论坛
 
 
 

回复

34

帖子

0

TA的资源

一粒金砂(中级)

6
 
同意楼上的
此帖出自FPGA/CPLD论坛
 
 
 

回复

34

帖子

0

TA的资源

一粒金砂(中级)

7
 
另外,楼主的状态机写法.....看着很费劲呐
此帖出自FPGA/CPLD论坛
 
 
 

回复

6892

帖子

0

TA的资源

五彩晶圆(高级)

8
 

感谢各位热心指点!

此帖出自FPGA/CPLD论坛
个人签名一个为理想不懈前进的人,一个永不言败人!
http://shop57496282.taobao.com/
欢迎光临网上店铺!
 
 
 

回复

18

帖子

0

TA的资源

一粒金砂(初级)

9
 
虽然说不出为什么,但是的确需要把reg Data_out;改为reg [31:0] Data_out;
此帖出自FPGA/CPLD论坛
 
 
 

回复
您需要登录后才可以回帖 登录 | 注册

随便看看
查找数据手册?

EEWorld Datasheet 技术支持

相关文章 更多>>
关闭
站长推荐上一条 1/8 下一条

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 安防电子 汽车电子 手机便携 工业控制 家用电子 医疗电子 测试测量 网络通信 物联网

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2025 EEWORLD.com.cn, Inc. All rights reserved
快速回复 返回顶部 返回列表