|
本书介绍了TI公司最新推出的TMS320F28335 DSP芯片的基本结构、工作原理、应用配制以及示例程序等。全书共13章,第1章是对TMS320F28335的概述,第2章介绍系统控制与中断,第3章介绍外部接口,第4章介绍。PWM模块,第5章介绍增强捕捉eCAP模块,第6章介绍增强正交编码脉冲eQEP模块,第7章介绍模数(A/D)转换器,第8章介绍串行外设接1:1(sPI)模块,第9章介绍串行通信接口(scI)模块,第10章介绍。CAN总线模块,第11章介绍IzC总线,第12章介绍Boot ROM引导模式,第13章介绍直接存储访问(DMA)模块。
本书可作为DSP开发应用的初、中级读者学习TMS320F28335的教材,也可为其他层次的DSP开发应用人员提供参考。
目录编辑
第1章 TMS320F28335 DSP概述
1.1 TMS320F28335性能
1.2 TMS320F28335封装与引脚描述
1.2.1 引脚分配
1.2.2 信号说明
1.3 TMS320F28335外设功能概述
1.4 简要描述
1.4.1 TMS320F28335 CPU
1.4.2 存储器总线(哈佛总线结构)
1.4.3 外设总线
1.4.4 实时在线仿真
1.4.5 外部接口(XINTF)
1.4.6 F1ash
1.4.7 M0、M1 SARAMS
1.4.8 10、11、12、13、14、15、16、17 SARAMS
1.4.9 Boot ROM
1.4.10 安全性
1.4.11 外设中断扩展模块
1.4.12 外设中断(XINT1~XINT7,XNMI)
1.4.13 振荡器和PLL
1.4.14 看门狗
1.4.15 外设时钟
1.4.16 低功耗模式
1.4.17 外设结构0、1、2、3(PFn)
1.4.18 多功能GP10
1.4.19 32位CPU定时器(0、1、2)
1.4.20 控制外设-
1.4.21 串行端口
1.5 与DSP2812的性能对比
第2章 TMS320F28335系统控制与中断
2.1 F1ash和OPT存储器
2.1.1 F1ash存储器
2.1.2 0PT存储器
2.1.3 F1ash或OTP寄存器
2.1.4 代码安全模块(CSM)
2.2 时钟与系统控制
2.2.1 时钟
2.2.2 振荡器和P11。(锁相环电路)模块
2.2.3 低功耗模式单元
2.2.4 看门狗模块
2.2.5 32位CPU定时器0/1/2
2.3 TM$320F28335通用I/O
2.3.1 GP10模块概述
2.3.2 输入限制
2.3.3 GP10和外设复用功能概述
2.3.4 GP10寄存器
2.4 TMS320F28335外设结构
2.5 TMS320F28335外设中断扩展
2.5.1 PIE控制器概述
2.5.2 向量表映射
2.5.3 中断源
2.5.4 PIE配置寄存器
2.5.5 外部中断控制寄存器
2.6 DSP28335软件中断优先级应用程序举例
第3章 TMS320F28335外部接口
3.1 外部接口功能概述
3.1.1 与TMS320F2812外部接口的区别
3.1.2 XINTF区域的访问
3.1.3 外部接口的写操作紧跟读操作的流水线保护
3.2 XINTF配置概述
3.2.1 外部接口配置和时序寄存器的配置
3.2.2 外部接口时钟
3.2.3 写缓冲器
3.2.4 各区域访问的建立、激活和跟踪的时序
3.2.5 各区域XREADY信号采样
3.2.6 存储区域切换
3.3 配置建立、激活和跟踪等待状态
3.4 外部接口的DMA访问
3.5 外部接口寄存器
3.6 操作时序图
第4章 ePWM模块
第5章 增强捕捉(eCAP)模块
第6章 增强正交编码脉冲(eQEP)模块
第7章 模数(A/D)转换
第8章 串行外设接口(SPI)
第9章 TMS320F28335串行通信接口
第10章 eCAN总线模块
第11章 I2C总线
第12章 Boot ROM引导模式
第13章 直接存储访问(DMA)模块
参考文献
|
|