楼主大概是synopsys的死党,我来做一点补充,主要是cadence的常用工具:
(-) System & Logic Design & Verification
1、SPW: 系统仿真工具,与matlab相似,但是比其专业,用于系统建模,常用于通信系统
2、Incisive: 就是大家最常用的nc_verilog, nc_sim, nc_lauch,以及ABV,TBV的集合,仿真和验证功能很强大
(二)Synthesis & Place & Route
1、BuildGates: 与DC同期推出的综合工具,但是在国内基本上没有什么市场,偶尔有几家公司用
2、 RTL Compliler: 继BuildGates之后的一个综合工具,号称时序,面积和功耗都优于DC,但是仍然无法取代人们耳熟能详的DC
3、Silicon Ensemble & PKS: 硅谷早期做物理设计的工程师,几乎都用它。是第一个布局布线工具
4、 First Encounter & SoC Encounter: 继SE以后的很好的P&R工具,但是盗版太少,所以也只有大公司能用且都用,但是目前astro在国内有赶超之意
5、Cetlic : 噪声分析工具,权威
6、 Fire&Ice: 分布参数提取工具,国内很多人用synopsys的StarRC
7、 VoltageStrom: 静态功耗和动态功耗分析的很不错的工具,与s的Power Complier相同。
8、 SingnalStrom: 时序分析工具,唯一一个能建库的工具
9、 nanoroute : 很强大的布线器喔,但是不是一般人能用的到的。我也是在cadence实习的时候爽过的,比astro快十倍不止。
(三) custom IC Design
1、 Virtoso: 版图编辑工具,没有人不知道吧,太常用了,现在还有一个公司的laker
2、diva, dracula, assura: 物理验证工具,用的比较普遍,但是calibre是标准,很多公司都是用其中的一个和calibre同时验证,我好可怜,现在只能用herculus
(四) 数模混合信号设计
这部分太多了,但是一个ADE的环境基本上都能包括,不细说了,打字都打累了
(五)PCB
Allego最为典型了,很多大公司都用的。
|